-
公开(公告)号:CN114242131B
公开(公告)日:2024-11-12
申请号:CN202010942264.4
申请日:2020-09-09
Applicant: 瑞昱半导体股份有限公司
Inventor: 郑景升
IPC: G11C11/401 , G11C11/4063 , G11C11/409 , G06F13/42
Abstract: 本发明披露了一种芯片与相关的芯片系统,该芯片系统包含有第一芯片、第一DRAM、第二芯片以及第二DRAM,其中该第一芯片包含了第一DRAM控制器以及第一串行传输接口,该第一DRAM耦接于该第一DRAM控制器,该第二芯片包含了第二DRAM控制器以及第二串行传输接口,该第二串行传输接口耦接于该第一串行传输接口,且该第二DRAM耦接于该第二DRAM控制器。当该第一芯片欲暂存第一数据与第二数据时,该第一芯片通过该第一DRAM控制器将该第一数据储存至该第一DRAM,并将该第二数据通过该第一串行传输接口传送至该第二芯片;以及该第二芯片通过该第二DRAM控制器将该第二数据储存至该第二DRAM。
-
公开(公告)号:CN112306917A
公开(公告)日:2021-02-02
申请号:CN201910690184.1
申请日:2019-07-29
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明涉及一种存储器时分控制的方法及存储器系统。该存储器时分控制的方法,用于包含多个存储器控制器及多个存储器装置的该存储器系统中,该方法包含:分配一第一操作时序至一第一存储器控制器,以及分配一第二操作时序至一第二存储器控制器,其中该第一操作时序与该第二操作时序的时间交错;传送根据该第一指令信号产生的一第一芯片选择信号至该多个存储器装置中的一第一存储器装置;以及传送根据该第二指令信号产生的一该第二芯片选择信号至该多个存储器装置中的一第二存储器装置。
-
公开(公告)号:CN103686035B
公开(公告)日:2018-12-07
申请号:CN201210355118.7
申请日:2012-09-21
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明公开了一种移动高清连接数据转换器以及移动高清连接数据转换方法,移动高清连接数据转换器包含有:一数据解码电路,用来根据一移动高清连接格式来解码一输入数据,并且输出一解码数据;以及一数据分离电路,耦接于该数据解码电路,用来自该解码数据分离出多个输出数据。一种移动高清连接数据转换方法,包含有:根据一移动高清连接格式来解码一输入数据,并且输出一解码数据;以及自该解码数据分离出多个输出数据。
-
公开(公告)号:CN103037228B
公开(公告)日:2016-12-14
申请号:CN201110303578.0
申请日:2011-10-09
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明公开一种立体影像传输方法及立体影像传输电路。该立体影像传输方法用于影像传输接口,且影像数据接口传输平面影像时以平面影像数据格式传送。立体影像传输方法包括:接收平面影像数据及影像深度数据;部分取样平面影像数据以产生影像取样数据;以及以立体影像数据格式传送影像取样数据及至少部分影像深度数据,立体影像数据格式的数据频宽与平面影像数据格式的数据频宽相同。
-
公开(公告)号:CN114242131A
公开(公告)日:2022-03-25
申请号:CN202010942264.4
申请日:2020-09-09
Applicant: 瑞昱半导体股份有限公司
Inventor: 郑景升
IPC: G11C11/401 , G11C11/4063 , G11C11/409 , G06F13/42
Abstract: 本发明披露了一种芯片与相关的芯片系统,该芯片系统包含有第一芯片、第一DRAM、第二芯片以及第二DRAM,其中该第一芯片包含了第一DRAM控制器以及第一串行传输接口,该第一DRAM耦接于该第一DRAM控制器,该第二芯片包含了第二DRAM控制器以及第二串行传输接口,该第二串行传输接口耦接于该第一串行传输接口,且该第二DRAM耦接于该第二DRAM控制器。当该第一芯片欲暂存第一数据与第二数据时,该第一芯片通过该第一DRAM控制器将该第一数据储存至该第一DRAM,并将该第二数据通过该第一串行传输接口传送至该第二芯片;以及该第二芯片通过该第二DRAM控制器将该第二数据储存至该第二DRAM。
-
公开(公告)号:CN102685520A
公开(公告)日:2012-09-19
申请号:CN201110065285.3
申请日:2011-03-17
Applicant: 瑞昱半导体股份有限公司
IPC: H04N13/00
Abstract: 本发明提出的图像控制装置的一实施例,可用以耦接显示装置,显示装置可与眼镜搭配使用,其中显示装置可显示连续的第一、第二、第三和第四图像帧,并且眼镜的第一镜片于显示装置显示第一图像帧时的第一时段和显示第三图像帧时的第三时段呈现透光状态,而眼镜的第二镜片于显示装置显示第二图像帧时的第二时段和显示第四图像帧时的第四时段呈现透光状态。图像控制装置包括输入端以接收感测器所传送的光感测信号,以及信号处理装置,以依据光感测信号调整透光度及/或眼镜的第一镜片及/或第二镜片呈现透光状态的时间。让使用者观赏图像时,能让左眼和右眼接收到的亮度差异降低,以增进观赏质量。
-
公开(公告)号:CN119440635A
公开(公告)日:2025-02-14
申请号:CN202310966454.3
申请日:2023-08-02
Applicant: 瑞昱半导体股份有限公司
IPC: G06F9/4401 , G06F13/42
Abstract: 本发明涉及具有低功耗唤醒机制的电子装置及其运作方法。该具有低功耗唤醒机制的电子装置,包含:上层电路以及实体层电路。上层电路被配置以在休眠状态中断电。实体层电路被配置以:在休眠状态中根据通用串行总线接口的一对差动信号线由休眠逻辑态转换至唤醒逻辑态的逻辑转换事件,唤醒上层电路以恢复供电,其中该对差动信号线使该实体层电路与主机装置电性耦接;改变该对差动信号线的电压状态,以驱动主机装置依次检测到拔出事件以及插入事件;以及使上层电路与主机装置进行初始化与列举程序,进而与主机装置重新连线。
-
公开(公告)号:CN118233584A
公开(公告)日:2024-06-21
申请号:CN202211651200.4
申请日:2022-12-21
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明公开了一种电子装置,其包含解码器、影像处理电路、侦测电路、传输区间决定电路、辅助数据获取电路以及编码器。解码器用于对输入信号进行解码以产生解码后信号;影像处理电路用于对解码后信号进行影像处理以产生处理后影像数据;侦测电路用于侦测该处理后影像数据中有效显示区域以及垂直同步信号的时序,以产生侦测结果;传输区间决定电路用于根据侦测结果决定出处理后影像数据的传输区间;辅助数据获取电路用于从解码后信号中获取辅助数据;以及编码器将辅助数据放置于处理后影像数据中的传输区间,并进行编码以产生输出信号。
-
公开(公告)号:CN117690472A
公开(公告)日:2024-03-12
申请号:CN202211095275.9
申请日:2022-09-05
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明提供一种存储器设备,包括电阻及控制器芯片。电阻耦接在连接端及接地端之间。控制器芯片包括第一控制器、第二控制器、第一组输入输出(input/output,I/O)电路、第二组I/O电路、第一校准电路、第二校准电路及仲裁电路。第一控制器传输第一控制器校准请求。第二控制器传输第二控制器校准请求。仲裁电路响应于第一控制器校准请求,指示第一校准电路使用电阻进行第一组I/O电路的第一控制器校准,及响应于第二控制器校准请求,指示第二校准电路使用电阻进行第二组I/O电路的第二控制器校准。进行第一控制器校准的第一时段及进行第二控制器校准的第二时段不重叠。
-
公开(公告)号:CN113312281A
公开(公告)日:2021-08-27
申请号:CN202010124195.6
申请日:2020-02-27
Applicant: 瑞昱半导体股份有限公司
IPC: G06F13/16
Abstract: 本发明提供一种用于多个存储设备的控制方法,其中该多个存储设备包括一第一存储设备以及一第二存储设备,且该控制方法包括:至少根据一第一内存控制器需要传送至该第一存储设备的一第一指令信号是属于一存取指令或是一非存取指令,以确定一第一操作时序以及一第二操作时序;控制该第一内存控制器根据该第一操作时序传送该第一指令信号至该第一存储设备;以及控制该第二内存控制器根据该第二操作时序传送该第二指令信号至该第二存储设备。
-
-
-
-
-
-
-
-
-