数字装备工业控制平台

    公开(公告)号:CN105785839B

    公开(公告)日:2019-03-01

    申请号:CN201410812049.7

    申请日:2014-12-22

    Abstract: 本发明涉及一种数字装备工业控制平台,包括主控机和电源箱;所述电源箱包括电源箱体、设于电源箱体内的电源及外露于所述电源箱体的电源连接器公头,所述电源连接器公头用于与电源连接器母头插接并提供电源;所述主控机包括主机箱体、背板和设于主机箱体内的多块抽拉式结构的电路板,所述背板固定于主机箱体一面板内侧,所述电路板包括主板和硬盘板,每块电路板均插接于所述背板上,所述背板包括外露于主机箱体的电源连接器母头。本发明可以通过选用不同的模块组合,快速响应不同的客制化要求,并能实现多功能扩展,应用于不同的工业现场。

    一种内存地址映射管理方法及处理器

    公开(公告)号:CN105786721A

    公开(公告)日:2016-07-20

    申请号:CN201410827668.3

    申请日:2014-12-25

    CPC classification number: Y02D10/13

    Abstract: 本发明公开了一种内存地址映射管理方法及处理器,该方法包括:处理器访问内存模块的物理地址,获取缓冲区页面状态表中对应的变更状态及访问次数;依据所述变更状态及访问次数,确定所访问的所述物理地址的页段。该发明的有益效果为:解决外部存储器读写性能低下,断电或者死机DRAM无法保存数据的问题,配合异构混合内存存储方式的工业服务器的硬件架构,通过NVM内存地址映射的关系实现NVM内存的读写管理。

    一种异构混合内存组件、系统及存储方法

    公开(公告)号:CN105786400A

    公开(公告)日:2016-07-20

    申请号:CN201410822643.4

    申请日:2014-12-25

    Abstract: 本发明公开了一种异构混合内存组件、系统及存储方法,该异构混合内存组件包括:内存控制器用于接收处理器的写/读请求,根据写/读请求中的地址信息检测处理器访问的页面所对应的单位空间,控制数据从处理器通过缓冲区写入至存储单元阵列,或控制数据从存储单元阵列通过缓冲区读出至处理器;存储单元阵列,用于按照第一存储类型并以多个页面的方式存储写入/读出的数据;缓冲区,用于按照第二存储类型并设置对应于多个页面的多个单位空间存储写入/读出的数据,第二存储方式的读写速率大于第一存储方式的读写速率。该发明的有益效果为:外部存储设备与内存共享同等的数据带宽,而不再通过IO访问,大幅度提升外存的访问效率。

    计算机及其计算机开机启动管理系统和方法

    公开(公告)号:CN102221864B

    公开(公告)日:2014-11-05

    申请号:CN201010147419.1

    申请日:2010-04-15

    Abstract: 本发明涉及计算机及其计算机开机启动管理系统和方法。所述计算机开机启动管理系统包含在BIOS中的控制模块,其通过GPIO接口输出第一控制信号,第一控制信号的设置使得当开机时为第一电平,且确认BIOS一定能正常运行完毕时触发为第二电平;定时电路,其接收第一控制信号并计时,如果直到第一预定时间TH,第一控制信号仍保持为第一电平,则输出第二控制信号;开关电路,其在接收到第二控制信号时立即断开主板电源;清CMOS电路,其在接收到第二控制信号时延迟第二预定时间TD后,在第三预定时间TJCC期间持续拉低RTC RST信号以清除CMOS。实施本发明,无需任何人工操作或干预即能够自动恢复到上次正常开机的CMOS设置,并重启系统。

    基于异构混合内存的数据备份方法和系统

    公开(公告)号:CN105786643B

    公开(公告)日:2021-05-18

    申请号:CN201410827719.2

    申请日:2014-12-25

    Abstract: 基于异构混合内存的数据备份方法通过判断内存申请的方式,若需要采用NVM内存申请的,则将带NVM标志的内存申请中的数据备份到NVM中。从而避免将把DRAM中的数据再次按照常规方法备份到磁盘中。同时判断带NVM标志的内存申请是否为首次备份,若否,则进行增量备份到NVM中。能够避免重复备份。因此,上述基于异构混合内存的数据备份系统能够充分发挥异构混合内存的优势,避免重复备份操作,提高数据备份效率。此外,还提供一种基于异构混合内存的数据备份系统。

    基于异构混合内存的NVM坏块识别处理及纠错方法和系统

    公开(公告)号:CN105788648B

    公开(公告)日:2020-09-18

    申请号:CN201410827741.7

    申请日:2014-12-25

    Abstract: 本发明提供了一种基于异构混合内存的NVM坏块识别处理及纠错方法,该方法包括:在自检过程中,执行:检测NVM的块中的每个地址单元中的数据,如果块中任一地址单元中的数据,对读取的所述数据运算后得到的数据与将运算后得到的数据写入地址单元后再次读取得到的数据不相同,则判定块为坏块;如果块中所有地址单元中的数据,对读取的所述数据运算后得到的数据与将运算后得到的数据写入地址单元后再次读取得到的数据都相同,则判定块为好块。将读取的数据进行运算后写入相同的地址,能识别NVM中的坏块并且降低误判的几率,保证NVM内存中的数据的可靠性和完整性。此外,还提供了一种基于异构混合内存的NVM坏块识别处理及纠错系统。

    一种电源系统及其电源冗余控制电路

    公开(公告)号:CN103457346B

    公开(公告)日:2017-06-27

    申请号:CN201210178999.X

    申请日:2012-06-01

    Abstract: 本发明适用于电源电路领域,提供了一种电源系统及其电源冗余控制电路。在本发明中,通过采用包括第一开关单元、第一欠压检测与驱动单元、第一过压检测与驱动单元、第二开关单元、第二欠压检测与驱动单元、第二过压检测与驱动单元、第一功率切换与浪涌防护单元以及第二功率切换与浪涌防护单元的电源冗余控制电路,对两路电源进行实时的欠压、过压检测及输出级进行工作状态监控,进而根据两路电源的工作状态实现无缝供电切换以保证负载获得稳定的供电电压并正常工作,从而解决了现有技术所存在的对负载供电不稳定,易造成负载故障,且在负载短路时容易出现多路电源失效的问题。

    计算机及其计算机开机启动管理系统和方法

    公开(公告)号:CN102221864A

    公开(公告)日:2011-10-19

    申请号:CN201010147419.1

    申请日:2010-04-15

    Abstract: 本发明涉及计算机及其计算机开机启动管理系统和方法。所述计算机开机启动管理系统包含在BIOS中的控制模块,其通过GPIO接口输出第一控制信号,第一控制信号的设置使得当开机时为第一电平,且确认BIOS一定能正常运行完毕时触发为第二电平;定时电路,其接收第一控制信号并计时,如果直到第一预定时间TH,第一控制信号仍保持为第一电平,则输出第二控制信号;开关电路,其在接收到第二控制信号时立即断开主板电源;清CMOS电路,其在接收到第二控制信号时延迟第二预定时间TD后,在第三预定时间TJCC期间持续拉低RTC RST信号以清除CMOS。实施本发明,无需任何人工操作或干预即能够自动恢复到上次正常开机的CMOS设置,并重启系统。

    一种异构混合内存组件、系统及存储方法

    公开(公告)号:CN105786400B

    公开(公告)日:2020-01-31

    申请号:CN201410822643.4

    申请日:2014-12-25

    Abstract: 本发明公开了一种异构混合内存组件、系统及存储方法,该异构混合内存组件包括:内存控制器用于接收处理器的写/读请求,根据写/读请求中的地址信息检测处理器访问的页面所对应的单位空间,控制数据从处理器通过缓冲区写入至存储单元阵列,或控制数据从存储单元阵列通过缓冲区读出至处理器;存储单元阵列,用于按照第一存储类型并以多个页面的方式存储写入/读出的数据;缓冲区,用于按照第二存储类型并设置对应于多个页面的多个单位空间存储写入/读出的数据,第二存储方式的读写速率大于第一存储方式的读写速率。该发明的有益效果为:外部存储设备与内存共享同等的数据带宽,而不再通过IO访问,大幅度提升外存的访问效率。

Patent Agency Ranking