-
公开(公告)号:CN110809123B
公开(公告)日:2023-03-21
申请号:CN201910932708.3
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N25/772 , H04N25/778 , H04N25/75 , H04N25/10 , H01L27/146 , H03M1/12 , H03M1/56
Abstract: 本发明的摄像元件包括:像素区,其包括以矩阵模式呈二维状布置的多个像素;对应于每一列像素而设置的第一列信号线和第二列信号线,其中偶数行中的两个以上像素共用所述第一列信号线,奇数行中的两个以上像素共用所述第二列信号线;以及对应于每一列像素而设置的列处理部,其由所述第一列信号线和所述第二列信号线共用,其中所述列处理部对来自像素的像素信号进行信号处理。
-
公开(公告)号:CN110707114A
公开(公告)日:2020-01-17
申请号:CN201910932430.X
申请日:2015-05-21
Applicant: 索尼公司
IPC: H01L27/146 , H04N5/3745 , H04N5/378 , H04N9/04 , H03M1/12 , H03M1/56
Abstract: 摄像元件包括:包括第一像素和第二像素的多个像素;连接至第一像素的第一信号线;连接至第二像素的第二信号线;连接至第一信号线和第二信号线的比较器。所述比较器包括第一差分对部和第二差分对部。所述第一差分对部包括:连接至所述第一信号线的第一差分晶体管;连接至参考信号生成电路的第二差分晶体管;连接至所述第一差分晶体管的第一选择晶体管;和连接至所述第二差分晶体管的第二选择晶体管。所述第二差分对部包括:连接至所述第二信号线的第三差分晶体管;连接至所述参考信号生成电路的第四差分晶体管;连接至所述第三差分晶体管的第三选择晶体管;和连接至所述第四差分晶体管的第四选择晶体管。本发明使用低电力消耗实现速度提高。
-
公开(公告)号:CN106537595A
公开(公告)日:2017-03-22
申请号:CN201580037675.6
申请日:2015-07-10
Applicant: 索尼公司
IPC: H01L27/146 , H04N5/357 , H04N5/374
CPC classification number: H04N5/363 , H01L27/14605 , H01L27/14636 , H01L27/14643 , H04N5/3577 , H04N5/374 , H04N5/378
Abstract: 本发明涉及可改进串扰特性的固态成像装置、AD转换器和电子设备。AD转换器具有:比较像素信号和参考信号的比较器;连接在传输像素信号的像素信号信号线与比较器的一个输入端子之间的像素信号侧电容器;及连接在传输参考信号的参考信号信号线与比较器的另一输入端子之间的参考信号侧电容器。像素信号侧电容器和参考信号侧电容器以如下方式形成:在参考信号侧电容器的比较器侧节点和与相邻的其它AD转换器连接的像素信号侧电容器的像素信号线侧节点之间产生的第一电容器和在像素信号侧电容器的比较器侧节点和与相邻的其它AD转换器连接的像素信号侧电容器的像素信号线侧节点之间产生的第二电容器基本上相同。本发明可应用于例如CMOS图像传感器。
-
公开(公告)号:CN110708485B
公开(公告)日:2021-02-19
申请号:CN201910932222.X
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N5/3745 , H04N5/378 , H01L27/146 , H04N5/376
Abstract: 摄像元件包括:第一像素,其被配置成输出第一信号;第二像素,其被配置成输出第二信号,所述第二像素被布置成在第一方向上与所述第一像素相邻;第一信号线,其连接至所述第一像素且被配置成传输所述第一信号;第二信号线,其连接至所述第二像素且被配置成传输所述第二信号;屏蔽线,其设置在所述第一信号线与所述第二信号线之间,其中所述第一信号线、所述第二信号线和所述屏蔽线都沿着所述第一方向延伸;以及与所述第一像素和所述第二像素各者对应设置着的电位线,所述电位线连接至所述屏蔽线,且所述电位线沿着与所述第一方向垂直的第二方向延伸,其中,所述屏蔽线和所述电位线的电位是预定电位。本发明能够使用低电力消耗实现速度提高。
-
公开(公告)号:CN110809123A
公开(公告)日:2020-02-18
申请号:CN201910932708.3
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N5/3745 , H04N5/378 , H04N9/04 , H01L27/146 , H03M1/12 , H03M1/56
Abstract: 本发明的摄像元件包括:像素区,其包括以矩阵模式呈二维状布置的多个像素;对应于每一列像素而设置的第一列信号线和第二列信号线,其中偶数行中的两个以上像素共用所述第一列信号线,奇数行中的两个以上像素共用所述第二列信号线;以及对应于每一列像素而设置的列处理部,其由所述第一列信号线和所述第二列信号线共用,其中所述列处理部对来自像素的像素信号进行信号处理。
-
公开(公告)号:CN106416228B
公开(公告)日:2019-10-22
申请号:CN201580027951.0
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N5/3745 , H04N5/378 , H01L27/146 , H04N5/376
Abstract: 本发明提供了一种摄像元件,包括:像素阵列部,所述像素阵列部包括以矩阵模式呈二维状布置的像素单元,各个所述像素单元都包括光电转换器;以及多条列信号线,所述多条列信号线对应于第一列的所述像素单元而被设置着。所述摄像元件还包括被所述多条列信号线共用的模数转换器。本发明还提供了一种电子设备,其包括:光学系统,所述光学系统包括至少一个镜头;以及上述摄像元件,该摄像元件被配置成接收通过所述光学系统的光。
-
公开(公告)号:CN110707114B
公开(公告)日:2022-11-18
申请号:CN201910932430.X
申请日:2015-05-21
Applicant: 索尼公司
IPC: H01L27/146 , H04N5/3745 , H04N5/378 , H04N9/04 , H03M1/12 , H03M1/56
Abstract: 摄像元件包括:包括第一像素和第二像素的多个像素;连接至第一像素的第一信号线;连接至第二像素的第二信号线;连接至第一信号线和第二信号线的比较器。所述比较器包括第一差分对部和第二差分对部。所述第一差分对部包括:连接至所述第一信号线的第一差分晶体管;连接至参考信号生成电路的第二差分晶体管;连接至所述第一差分晶体管的第一选择晶体管;和连接至所述第二差分晶体管的第二选择晶体管。所述第二差分对部包括:连接至所述第二信号线的第三差分晶体管;连接至所述参考信号生成电路的第四差分晶体管;连接至所述第三差分晶体管的第三选择晶体管;和连接至所述第四差分晶体管的第四选择晶体管。本发明使用低电力消耗实现速度提高。
-
公开(公告)号:CN106537595B
公开(公告)日:2021-05-14
申请号:CN201580037675.6
申请日:2015-07-10
Applicant: 索尼公司
IPC: H01L27/146 , H04N5/357 , H04N5/374
Abstract: 本发明涉及可改进串扰特性的固态成像装置、AD转换器和电子设备。AD转换器具有:比较像素信号和参考信号的比较器;连接在传输像素信号的像素信号信号线与比较器的一个输入端子之间的像素信号侧电容器;及连接在传输参考信号的参考信号信号线与比较器的另一输入端子之间的参考信号侧电容器。像素信号侧电容器和参考信号侧电容器以如下方式形成:在参考信号侧电容器的比较器侧节点和与相邻的其它AD转换器连接的像素信号侧电容器的像素信号线侧节点之间产生的第一电容器和在像素信号侧电容器的比较器侧节点和与相邻的其它AD转换器连接的像素信号侧电容器的像素信号线侧节点之间产生的第二电容器基本上相同。本发明可应用于例如CMOS图像传感器。
-
公开(公告)号:CN106416228A
公开(公告)日:2017-02-15
申请号:CN201580027951.0
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N5/3745 , H04N5/378 , H01L27/146 , H04N5/376
Abstract: 本发明提供了一种摄像元件,包括:像素阵列部,所述像素阵列部包括以矩阵模式呈二维状布置的像素单元,各个所述像素单元都包括光电转换器;以及多条列信号线,所述多条列信号线对应于第一列的所述像素单元而被设置着。所述摄像元件还包括被所述多条列信号线共用的模数转换器。
-
公开(公告)号:CN110708485A
公开(公告)日:2020-01-17
申请号:CN201910932222.X
申请日:2015-05-21
Applicant: 索尼公司
IPC: H04N5/3745 , H04N5/378 , H01L27/146 , H04N5/376
Abstract: 摄像元件包括:第一像素,其被配置成输出第一信号;第二像素,其被配置成输出第二信号,所述第二像素被布置成在第一方向上与所述第一像素相邻;第一信号线,其连接至所述第一像素且被配置成传输所述第一信号;第二信号线,其连接至所述第二像素且被配置成传输所述第二信号;屏蔽线,其设置在所述第一信号线与所述第二信号线之间,其中所述第一信号线、所述第二信号线和所述屏蔽线都沿着所述第一方向延伸;以及与所述第一像素和所述第二像素各者对应设置着的电位线,所述电位线连接至所述屏蔽线,且所述电位线沿着与所述第一方向垂直的第二方向延伸,其中,所述屏蔽线和所述电位线的电位是预定电位。本发明能够使用低电力消耗实现速度提高。
-
-
-
-
-
-
-
-
-