-
公开(公告)号:CN1732681B
公开(公告)日:2010-06-23
申请号:CN200380107362.0
申请日:2003-11-19
Applicant: 索尼株式会社
CPC classification number: H04N5/374 , H04N3/155 , H04N5/335 , H04N5/3741 , H04N5/37457 , H04N5/3765 , H04N5/378 , H04N9/045
Abstract: 一种固态成像器件,其中通过简化像素结构来减小像素的尺寸,并且在应用多个输出系统的情况下,能够抑制像素之间特性的变化。单位单元(30)包括两个像素(31,32),它们分别是由两个上和下光电转换元件(33,34)、转移晶体管(35,36)组成,以及由单复位晶体管(37)和单放大晶体管(38)组成。将全面信号线(39)连接到复位晶体管(37)和放大晶体管(38)的漏极。对该全面信号线(39)和传送信号线(42,43)与复位信号线(41)进行控制,以读出信号,从而实现了像素线的简化,减小了像素的尺寸等。
-
公开(公告)号:CN100362659C
公开(公告)日:2008-01-16
申请号:CN03811113.6
申请日:2003-04-04
Applicant: 索尼株式会社
CPC classification number: H04N5/3597 , H04N5/3698 , H04N5/3741
Abstract: 提供一种通过使用多个电源电压而用于扩大像素部分的操作余量和实现信号电荷的完全转移的固态成像拾取装置,其中具有不同电源电压值的多个电源输送给半导体芯片1的各个部分。例如,作为第一电源系统,从电源端子45输送第一数字电源电压(DVDD1),从电源端子46输送第一数字地电压(DVSS1),从电源端子47输送第二数字电源电压(DVDD2),从电源端子48输送第二数字地电压(DVSS2),从电源端子49输送第三数字电源电压(DVDD3),从电源端子50输送第三数字地电压(DVSS3)。和作为第二电源系统,从电源端子40输送第一模拟电源电压(AVDD1),从电源端子41输送第一模拟地电压(AVSS1),从电源端子42输送第二模拟电源电压(AVDD2),从电源端子43输送第二模拟地电压(AVSS2)。
-
公开(公告)号:CN101742132B
公开(公告)日:2012-11-14
申请号:CN200910265647.6
申请日:2003-11-19
Applicant: 索尼株式会社
IPC: H04N5/3745 , H04N5/378
CPC classification number: H04N5/374 , H04N3/155 , H04N5/335 , H04N5/3741 , H04N5/37457 , H04N5/3765 , H04N5/378 , H04N9/045
Abstract: 一种固态成像器件,其中通过简化像素结构来减小像素的尺寸,并且在应用多个输出系统的情况下,能够抑制像素之间特性的变化。单位单元(30)包括两个像素(31,32),它们分别是由两个上和下光电转换元件(33,34)、转移晶体管(35,36)组成,以及由单复位晶体管(37)和单放大晶体管(38)组成。将全面信号线(39)连接到复位晶体管(37)和放大晶体管(38)的漏极。对该全面信号线(39)和传送信号线(42,43)与复位信号线(41)进行控制,以读出信号,从而实现了像素线的简化,减小了像素的尺寸等。
-
公开(公告)号:CN100542301C
公开(公告)日:2009-09-16
申请号:CN200480010154.3
申请日:2004-02-20
Applicant: 索尼株式会社
IPC: H04N9/07
CPC classification number: H04N9/045 , H04N5/3456 , H04N5/3458 , H04N5/347 , H04N5/374
Abstract: 如果在保持像素信息次序和空间位置关系与在读取全部像素模式下的情况相同的同时简单地跳过像素读取,则所读出像素之间的距离增加。因此降低了尼奎斯特频率并增加了折叠噪声。5×5的像素块用作单元像素块。对像素排列第一、第三和第五列的第一、第三和第五行中的像素信息相加以作为单元像素块第a行第a列的输出并输出。对像素排列第六、第八和第十列的第一、第三和第五行的像素信息相加以作为单元像素块第a行第b列的输出并输出。以相同方式重复相加和输出直到最后行或者接近最后行的行。之后,对第一、第三和第五列的第六、第八第十行的像素信息相加以作为单元像素块第b行第a列的输出并输出。重复类似的操作,使得为读出所有任意像素而重复稀疏相加。
-
公开(公告)号:CN1774935A
公开(公告)日:2006-05-17
申请号:CN200480010154.3
申请日:2004-02-20
Applicant: 索尼株式会社
IPC: H04N9/07
CPC classification number: H04N9/045 , H04N5/3456 , H04N5/3458 , H04N5/347 , H04N5/374
Abstract: 如果在保持像素信息次序和空间位置关系与在读取全部像素模式下的情况相同的同时简单地跳过像素读取,则所读出像素之间的距离增加。因此降低了尼奎斯特频率并增加了折叠噪声。5×5的像素块用作单元像素块。对像素排列第一、第三和第五列的第一、第三和第五行中的像素信息相加以作为单元像素块第a行第a列的输出并输出。对像素排列第六、第八和第十列的第一、第三和第五行的像素信息相加以作为单元像素块第a行第b列的输出并输出。以相同方式重复相加和输出直到最后行或者接近最后行的行。之后,对第一、第三和第五列的第六、第八第十行的像素信息相加以作为单元像素块第b行第a列的输出并输出。重复类似的操作,使得为读出所有任意像素而重复稀疏相加。
-
公开(公告)号:CN1755936A
公开(公告)日:2006-04-05
申请号:CN200510069772.1
申请日:2005-02-08
Applicant: 索尼株式会社
IPC: H01L27/146 , H04N5/335
CPC classification number: H04N5/347 , H04N5/3742 , H04N5/378
Abstract: 一种MOS固态图像拾取器件包括:存储每列的两行的像素的电荷的两个电容器和用于输出相应于电容器中存储的电荷的像素信号的两个电荷电压转换放大器。在MOS固态图像拾取器件中,提供用于选择性地短路电荷电压转换放大器的输入端的开关和短路电荷电压放大器的输出端的开关,在第一驱动模式中,开关不短路以便于以双轨输出形式读取模拟信号。在第二驱动模式中,短路开关以便于读取模拟信号的平均值。
-
公开(公告)号:CN1717940A
公开(公告)日:2006-01-04
申请号:CN200380104566.9
申请日:2003-11-21
Applicant: 索尼株式会社
IPC: H04N9/07
CPC classification number: H04N9/045
Abstract: 在使用多条水平信号线来发布像素信号以便实现高速操作的配置中,消除了在图像信号中出现的色差和波纹。示出了正在读出第2n行像素信号,并且,将奇数列的R像素从水平信号线(60A)输出到输出系统(A)。同时,将偶数列的Gr像素从水平信号线(60B)输出到输出系统(B)。还示出了正在读出第2n+1行像素信号,并且通过切换电路部分(50)的切换操作而将奇数列的Gb像素从水平信号线(60B)输出到输出系统(B)。类似地,通过切换电路部分(50)的切换操作而将偶数列的B像素从水平信号线(60A)输出到输出系统(A)。
-
公开(公告)号:CN1653804A
公开(公告)日:2005-08-10
申请号:CN03811113.6
申请日:2003-04-04
Applicant: 索尼株式会社
IPC: H04N5/335 , H01L27/146
CPC classification number: H04N5/3597 , H04N5/3698 , H04N5/3741
Abstract: 提供一种通过使用多个电源电压而用于扩大像素部分的操作余量和实现信号电荷的完全转移的固态成像拾取装置,其中具有不同电源电压值的多个电源输送给半导体芯片1的各个部分。例如,作为第一电源系统,从电源端子45输送第一数字电源电压(DVDD1),从电源端子46输送第一数字地电压(DVSS1),从电源端子47输送第二数字电源电压(DVDD2),从电源端子48输送第二数字地电压(DVSS2),从电源端子49输送第三数字电源电压(DVDD3),从电源端子50输送第三数字地电压(DVSS3)。和作为第二电源系统,从电源端子40输送第一模拟电源电压(AVDD1),从电源端子41输送第一模拟地电压(AVSS1),从电源端子42输送第二模拟电源电压(AVDD2),从电源端子43输送第二模拟地电压(AVSS2)。
-
公开(公告)号:CN1645918A
公开(公告)日:2005-07-27
申请号:CN200410103399.2
申请日:2004-12-06
Applicant: 索尼株式会社
CPC classification number: H04N5/3575 , H04N5/243 , H04N5/3696 , H04N5/37455 , H04N5/37457
Abstract: 一种固态成像装置的预放大器(列区域单元)包括:像素信号控制器。对每个垂直信号线,该像素信号控制器通过像素信号放大器的输出端上的像素信号检测器独立地检测每个像素信号的电平,并根据信号的电平独立给像素信号放大器设定增益。在固态成像装置的后续级,提供有模拟-数字(A/D)转换器和信号扩展单元。A/D转换器数字化像素信号,同时参照来自像素信号检测器的分类信号,通过给像素信号放大器设定的增益来校正该数字化的像素信号,以便一屏信号的动态范围得到扩展。
-
公开(公告)号:CN101742132A
公开(公告)日:2010-06-16
申请号:CN200910265647.6
申请日:2003-11-19
Applicant: 索尼株式会社
CPC classification number: H04N5/374 , H04N3/155 , H04N5/335 , H04N5/3741 , H04N5/37457 , H04N5/3765 , H04N5/378 , H04N9/045
Abstract: 一种固态成像器件,其中通过简化像素结构来减小像素的尺寸,并且在应用多个输出系统的情况下,能够抑制像素之间特性的变化。单位单元(30)包括两个像素(31,32),它们分别是由两个上和下光电转换元件(33,34)、转移晶体管(35,36)组成,以及由单复位晶体管(37)和单放大晶体管(38)组成。将全面信号线(39)连接到复位晶体管(37)和放大晶体管(38)的漏极。对该全面信号线(39)和传送信号线(42,43)与复位信号线(41)进行控制,以读出信号,从而实现了像素线的简化,减小了像素的尺寸等。
-
-
-
-
-
-
-
-
-