-
公开(公告)号:CN101669319B
公开(公告)日:2012-12-26
申请号:CN200880013907.4
申请日:2008-04-25
Applicant: 索尼株式会社
IPC: H04L7/08
CPC classification number: H04L7/08 , H04H20/74 , H04H40/90 , H04L27/2656 , H04L27/2675
Abstract: 本发明涉及可以更确定地建立有可能具有多种帧长度的输入信号的帧同步的帧同步器、帧同步方法和解调器。差动相关检测器(151)计算与插入在输入信号中的导频信号不存在相关联的无导频差动相关值,以及与插入在输入信号中的导频信号存在相关联的具有导频的差动相关值。帧周期确认计数器(152-1,152-3)基于无导频的差动相关值执行对应于分别具有21690和32490个符号的帧长度的输入信号的帧同步控制。帧周期确认计数器(152-2,152-4)基于具有导频的差动相关值执行对应于分别具有22194和33282个符号的帧长度的输入信号的帧同步控制。本发明例如可应用于卫星广播接收机。
-
公开(公告)号:CN101669319A
公开(公告)日:2010-03-10
申请号:CN200880013907.4
申请日:2008-04-25
Applicant: 索尼株式会社
IPC: H04L7/08
CPC classification number: H04L7/08 , H04H20/74 , H04H40/90 , H04L27/2656 , H04L27/2675
Abstract: 本发明涉及可以更确定地建立有可能具有多种帧长度的输入信号的帧同步的帧同步器、帧同步方法和解调器。差动相关检测器(151)计算与插入在输入信号中的导频信号不存在相关联的无导频差动相关值,以及与插入在输入信号中的导频信号存在相关联的具有导频的差动相关值。帧周期确认计数器(152-1,152-3)基于无导频的差动相关值执行对应于分别具有21690和32490个符号的帧长度的输入信号的帧同步控制。帧周期确认计数器(152-2,152-4)基于具有导频的差动相关值执行对应于分别具有22194和33282个符号的帧长度的输入信号的帧同步控制。本发明例如可应用于卫星广播接收机。
-
公开(公告)号:CN101049016A
公开(公告)日:2007-10-03
申请号:CN200580036969.3
申请日:2005-10-24
Applicant: 索尼株式会社
Inventor: 松本英之
CPC classification number: G11B20/10 , H04N5/76 , H04N5/85 , H04N9/8042 , H04N9/8063 , H04N9/89 , H04N19/44 , H04N21/23406 , H04N21/2368 , H04N21/42646 , H04N21/4305 , H04N21/4307 , H04N21/4325 , H04N21/4341 , H04N21/44004
Abstract: 图像起始码检测部分(131)检测由被输入缓冲器(11)的TS包构成的图像的前导数据的输入定时。计数器(132)在所述图像的前导数据已经被输出30次时输出定时信号,从而检测一秒的数据的输入定时。计数器(133)在从接收到来自计数器(132)的定时信号开始到下次接收为止的时间段期间对被输入到缓冲器(11)的TS包的数据量进行计数。计数值被经由DFF(134)被输入到读取控制部分(135)。读取控制部分(135)把来自DFF(134)的输入值设为从所述缓冲器(11)读取TS包的速度。
-
公开(公告)号:CN100542253C
公开(公告)日:2009-09-16
申请号:CN200580036969.3
申请日:2005-10-24
Applicant: 索尼株式会社
Inventor: 松本英之
CPC classification number: G11B20/10 , H04N5/76 , H04N5/85 , H04N9/8042 , H04N9/8063 , H04N9/89 , H04N19/44 , H04N21/23406 , H04N21/2368 , H04N21/42646 , H04N21/4305 , H04N21/4307 , H04N21/4325 , H04N21/4341 , H04N21/44004
Abstract: 图像起始码检测部分(131)检测由被输入缓冲器(11)的TS包构成的图像的前导数据的输入定时。计数器(132)在所述图像的前导数据已经被输出30次时输出定时信号,从而检测一秒的数据的输入定时。计数器(133)在从接收到来自计数器(132)的定时信号开始到下次接收为止的时间段期间对被输入到缓冲器(11)的TS包的数据量进行计数。计数值被经由DFF(134)被输入到读取控制部分(135)。读取控制部分(135)把来自DFF(134)的输入值设为从所述缓冲器(11)读取TS包的速度。
-
公开(公告)号:CN1158773C
公开(公告)日:2004-07-21
申请号:CN99104799.0
申请日:1999-04-02
Applicant: 索尼株式会社
IPC: H03M7/00
CPC classification number: H04N19/90 , H04N19/115 , H04N19/122 , H04N19/129 , H04N19/13 , H04N19/14 , H04N19/146 , H04N19/147 , H04N19/174 , H04N19/176 , H04N19/18 , H04N19/40 , H04N19/48 , H04N19/61 , H04N19/63 , H04N19/91
Abstract: 用于在第一格式的编码数据和第二格式的编码数据之间进行数据转换的数据转换装置和方法,在第一格式编码数据中,当向视频数据实施包含正交变换的压缩编码时,在每一正交变换块中正交变换系数在DC分量和AC分量从低阶空间频率到高阶空间频率的顺序排列,在第二格式编码数据中,当向视频数据实施包含正交变换的压缩编码时,在由多个正交变换块形成的每一块组合成员中正交变换系数DC分量和AC分量从低阶空间频率到高阶空间频率的顺序排列。
-
公开(公告)号:CN1232322A
公开(公告)日:1999-10-20
申请号:CN99104799.0
申请日:1999-04-02
Applicant: 索尼株式会社
IPC: H03M7/00
CPC classification number: H04N19/90 , H04N19/115 , H04N19/122 , H04N19/129 , H04N19/13 , H04N19/14 , H04N19/146 , H04N19/147 , H04N19/174 , H04N19/176 , H04N19/18 , H04N19/40 , H04N19/48 , H04N19/61 , H04N19/63 , H04N19/91
Abstract: 用于在第一格式的编码数据和第二格式的编码数据之间进行数据转换的数据转换装置和方法,在第一格式编码数据中,当向视频数据实施包含正交变换的压缩编码时,在每一正交变换块中正交变换系数在DC分量和AC分量从低阶空间频率到高阶空间频率的顺序排列,在第二格式编码数据中,当向视频数据实施包含正交变换的压缩编码时,在由多个正交变换块形成的每一块组合成员中正交变换系数DC分量和AC分量从低阶空间频率到高阶空间频率的顺序排列。
-
-
-
-
-