-
公开(公告)号:CN101387986B
公开(公告)日:2011-07-27
申请号:CN200810149676.1
申请日:2008-09-16
Applicant: 索尼株式会社
CPC classification number: G06F1/3203 , G06F1/3275 , G06F12/08 , Y02D10/126 , Y02D10/13 , Y02D10/14
Abstract: 本发明提供了集成器件、其布置方法和程序。一种集成器件包括至少一个数据处理器件和至少一个可由所述数据处理器件访问的存储器宏。所述数据处理器件和所述存储器宏布置为使得存储地址和功耗具有相关性。
-
公开(公告)号:CN1941159B
公开(公告)日:2012-05-30
申请号:CN200610143173.4
申请日:2006-09-04
IPC: G11C5/06
CPC classification number: G11C5/025 , G11C7/10 , G11C7/1006
Abstract: 本发明提供一种能够简化到达存储器的布线、能够防止面积增加和长距离布线所引起的性能下降并能够实现存储器的高速存取的共有存储器装置。处理模块(21)的输入输出端口(211)、各存储器接口(222、232)、各存储体(221-1~221-n、231-1~231-n)通过在Y方向(第1方向)及X方向(第2方向)上以矩阵状(栅格状)方式布线的连接布线连接到多个存储器宏(221、231)的配置区域(的上层)。对连接布线,多层布线指令信息布线(指令地址布线)和数据布线(写数据线和读数据线,或共用布线)。
-
公开(公告)号:CN101387986A
公开(公告)日:2009-03-18
申请号:CN200810149676.1
申请日:2008-09-16
Applicant: 索尼株式会社
CPC classification number: G06F1/3203 , G06F1/3275 , G06F12/08 , Y02D10/126 , Y02D10/13 , Y02D10/14
Abstract: 本发明提供了集成器件、其布置方法和程序。一种集成器件包括至少一个数据处理器件和至少一个可由所述数据处理器件访问的存储器宏。所述数据处理器件和所述存储器宏布置为使得存储地址和功耗具有相关性。
-
公开(公告)号:CN1941159A
公开(公告)日:2007-04-04
申请号:CN200610143173.4
申请日:2006-09-04
IPC: G11C5/06
CPC classification number: G11C5/025 , G11C7/10 , G11C7/1006
Abstract: 本发明提供一种能够简化到达存储器的布线、能够防止面积增加和长距离布线所引起的性能下降并能够实现存储器的高速存取的共有存储器装置。处理模块(21)的输入输出端口(211)、各存储器接口(222、232)、各存储体(221-1~221-n、231-1~231-n)通过在Y方向(第1方向)及X方向(第2方向)上以矩阵状(栅格状)方式布线的连接布线连接到多个存储器宏(221、231)的配置区域(的上层)。对连接布线,多层布线指令信息布线(指令地址布线)和数据布线(写数据线和读数据线,或共用布线)。
-
-
-