-
公开(公告)号:CN104685846B
公开(公告)日:2018-03-13
申请号:CN201380034243.0
申请日:2013-06-25
Applicant: 美国亚德诺半导体公司
IPC: H04L27/00
CPC classification number: H03F1/3247 , H03F3/195 , H03F3/245 , H03F2200/06 , H03F2200/09
Abstract: 通过确定将被输出的信号的谐波信号而在通信信道中引入预失真信号的预失真电路。可确定将被输出的信号的一个或多个图像校正信号。一个或多个图像校正信号可以是将被输出的信号的复共轭信号变化。谐波信号、一个或多个图像的校正信号以及将被输出的信号可以组合成组合的输出信号。组合的输出信号可被发送到数字‑模拟转换器。该预失真电路可以在FPGA、ASIC、数字‑模拟转换器和/或单独的IC封装中实现。
-
公开(公告)号:CN104685846A
公开(公告)日:2015-06-03
申请号:CN201380034243.0
申请日:2013-06-25
Applicant: 美国亚德诺半导体公司
IPC: H04L27/00
CPC classification number: H03F1/3247 , H03F3/195 , H03F3/245 , H03F2200/06 , H03F2200/09 , H04L25/03343 , H04L25/03885
Abstract: 通过确定将被输出的信号的谐波信号而在通信信道中引入预失真信号的预失真电路。可确定将被输出的信号的一个或多个图像校正信号。一个或多个图像校正信号可以是将被输出的信号的复共轭信号变化。谐波信号、一个或多个图像的校正信号以及将被输出的信号可以组合成组合的输出信号。组合的输出信号可被发送到数字-模拟转换器。该预失真电路可以在FPGA、ASIC、数字-模拟转换器和/或单独的IC封装中实现。
-