对触摸显示器快速着墨
    1.
    发明授权

    公开(公告)号:CN108139859B

    公开(公告)日:2021-06-29

    申请号:CN201680056128.7

    申请日:2016-07-08

    Abstract: 本文描述了一种用于对触摸显示器快速着墨的装置。用于对触摸显示器快速着墨的系统可包括接收触摸输入并生成触摸传感器数据。系统可包括图形处理单元(GPU),该图形处理单元(GPU)包括快速着墨器和显示流水线。GPU可将从触摸传感器数据生成的人类接口设备(HID)数据传送至书写应用存储器和快速着墨器。快速着墨器可将HID数据转换成要通过直接硬件路径发送至显示流水线的着墨数据。书写应用可将HID数据转换成要发送至显示流水线的着墨数据。该系统还可包括触摸显示器,用于显示根据由显示流水线接收的着墨数据而标记的像素。

    用于导出多个唯一节点标识符的装置、系统和芯片组

    公开(公告)号:CN101174255B

    公开(公告)日:2013-02-13

    申请号:CN200710188726.2

    申请日:2005-12-13

    CPC classification number: H04L67/125 H04L69/324

    Abstract: 用于导出多个唯一节点标识符的装置、系统和芯片组本发明涉及点到点体系结构中的系统和元件的多种初始化技术,该技术考虑了灵活的系统/插槽层参数适合于诸如台式机、便携式、小型服务器、大型服务器的平台以及诸如IA32/IPF处理器、存储器控制器、IO集线器的元件类型的需要。该技术用POC值的正确集合简化了上电,避免了多次热复位和改善了引导时间。可清除寄存器以保持新值,该新值是诸如复位期间驱动的配置值(CVDR)以及复位期间获取的配置值之类的值。例如,POC值可来自于以下内容:平台输入时钟与核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。

    用于系统级初始化的方法和装置

    公开(公告)号:CN100487688C

    公开(公告)日:2009-05-13

    申请号:CN200510119157.7

    申请日:2005-12-13

    CPC classification number: H04L67/125 H04L69/324

    Abstract: 论述了用于点到点体系结构中的系统和元件的多种初始化技术。因此,该技术考虑了灵活的系统/插槽层参数适合于诸如台式机、便携式、小型服务器、大型服务器之类的平台以及诸如IA32/IPF处理器、存储器控制器、IO集线器之类的元件类型的需要。此外,该技术用POC值的正确集合简化了上电,因此它避免了多次热复位,以及改善了引导时间。在一个实施例中,可清除寄存器以保持新值,该新值是诸如复位期间驱动的配置值(CVDR)以及复位期间获取的配置值(CVCR)之类的值。例如,POC值可来自于以下内容:平台输入时钟与核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。

    用于流水线处理有序的输入/输出事务的设备、方法和计算机系统

    公开(公告)号:CN1297903C

    公开(公告)日:2007-01-31

    申请号:CN01817309.8

    申请日:2001-08-14

    CPC classification number: G06F12/0862 G06F12/0831 G06F12/0835

    Abstract: 一种用于在一个分布式存储器、高速缓存相干、多处理器系统中把有序的输入/输出事务流水线处理到相干存储器的方法,相对于不使用流水线方法的方法而言,本发明的方法改善了输入/输出吞吐量。一种预取引擎响应于一个来自一条输入/输出总线、送往一个分布式、相干存储器的事务从该分布式、相干存储器中预取数据。一种输入/输出相干高速缓存缓冲器接收该预取的数据并且保持和该分布式相干存储器以及在该系统中的其它高速缓存代理相干。

    用于元件或系统的链路层初始化的方法和系统

    公开(公告)号:CN101165677B

    公开(公告)日:2012-06-27

    申请号:CN200710188725.8

    申请日:2005-12-13

    CPC classification number: H04L67/125 H04L69/324

    Abstract: 论述了用于点到点体系结构中的系统和元件的多种初始化技术。因此,该技术考虑了灵活的系统/插槽层参数适合于诸如台式机、便携式、小型服务器、大型服务器之类的平台以及诸如IA32/IPF处理器、存储器控制器、IO集线器之类的元件类型的需要。此外,该技术用POC值的正确集合简化了上电,因此它避免了多次热复位,以及改善了引导时间。在一个实施例中,可清除寄存器以保持新值,该新值是诸如复位期间驱动的配置值(CVDR)以及复位期间获取的配置值(CVCR)之类的值。例如,POC值可来自于以下内容:平台输入时钟与核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。

    用于元件或系统的链路层初始化的方法和系统

    公开(公告)号:CN101165677A

    公开(公告)日:2008-04-23

    申请号:CN200710188725.8

    申请日:2005-12-13

    CPC classification number: H04L67/125 H04L69/324

    Abstract: 论述了用于点到点体系结构中的系统和元件的多种初始化技术。因此,该技术考虑了灵活的系统/插槽层参数适合于诸如台式机、便携式、小型服务器、大型服务器之类的平台以及诸如IA32/IPF处理器、存储器控制器、IO集线器之类的元件类型的需要。此外,该技术用POC值的正确集合简化了上电,因此它避免了多次热复位,以及改善了引导时间。在一个实施例中,可清除寄存器以保持新值,该新值是诸如复位期间驱动的配置值(CVDR)以及复位期间获取的配置值(CVCR)之类的值。例如,POC值可来自于以下内容:平台输入时钟与核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。

Patent Agency Ranking