在中央处理单元(CPU)与辅助处理器之间的改进的函数回调机制

    公开(公告)号:CN107004251A

    公开(公告)日:2017-08-01

    申请号:CN201580062783.9

    申请日:2015-11-24

    CPC classification number: G06F9/544 G06T1/20

    Abstract: 一般地,本公开提供用于实现在第一处理器(例如,GPU)与第二处理器(例如,CPU)之间的函数回调请求的系统、设备、方法和计算机可读介质。该系统可以包括耦合到第一处理器和第二处理器的共享虚拟存储器(SVM),该SVM被配置为存储至少一个双端队列(Deque)。第一处理器的执行单元(EU)可以与第一Deque相关联,并被配置为将回调请求推送到该第一Deque。在第二处理器上执行的请求处理程序线程可以被配置为:从第一Deque弹出所述回调请求中的一个回调请求;执行由弹出的回调请求指定的函数;并响应于函数的完成而对EU生成完成信号。

Patent Agency Ranking