-
-
公开(公告)号:CN111913891A
公开(公告)日:2020-11-10
申请号:CN202010206931.2
申请日:2020-03-23
Applicant: 英特尔公司
IPC: G06F12/0817 , G06F12/084 , G06F12/0842 , G06F12/0875 , G06F12/0808 , G06F12/0811 , G06F9/38
Abstract: 处理器包括:具有高速缓存的一个或多个核;高速缓存归属代理(CHA);近存储器控制器,耦合至近存储器,并耦合至远存储器控制器,该近存储器控制器用于:从CHA接收针对存储器地址的第一存储器读取操作;在近存储器处检测针对第一存储器地址的未命中;将第二存储器读取操作发布到远存储器控制器,以从远存储器的存储器地址检取具有第一数据的高速缓存行;响应于第二存储器读取操作,从远存储器控制器接收高速缓存行;以及将高速缓存行发送到CHA,伴随着在CHA处的高速缓存行的目录状态的强制改变,该强制改变用于使CHA在远存储器中不存在目录状态的情况下监听远程插槽以维持针对高速缓存行的数据一致性。
-