-
公开(公告)号:CN107317600B
公开(公告)日:2019-07-09
申请号:CN201710419267.8
申请日:2017-06-06
Applicant: 西安电子科技大学 , 西安中电科西电科大雷达技术协同创新研究院有限公司
IPC: H04B1/707 , H04B1/7073 , H04B1/7075
Abstract: 本发明属于扩频通信技术领域,公开了一种扩频信号的伪码捕获与跟踪系统及方法,包括:数据缓存模块、捕获相关器、捕获FFT判断模块、实时数据更新模块、跟踪相关器、跟踪FFT判断模块、捕获伪码相位调整模块、捕获伪码产生模块、跟踪伪码相位调整模块以及跟踪伪码产生模块;因为发射端的信息码与伪码是一一对应的,在接收端,伪码相位与发射端调制的伪码相位一致,且在伪码捕获与跟踪的过程中,接收端本地伪码相位保持不变,当接收端本地伪码与输入扩频信号中的伪码同步后,经过积分累加得到的值比传统的移动伪码的捕获方法得到的值大;提高了伪码捕获与跟踪的能力,也有利于解扩后的解调,进而提高接收系统对扩频信号的检测跟踪能力。
-
公开(公告)号:CN108897688A
公开(公告)日:2018-11-27
申请号:CN201810698894.4
申请日:2018-06-29
Applicant: 西安电子科技大学 , 西安中电科西电科大雷达技术协同创新研究院有限公司
IPC: G06F11/36
Abstract: 本发明属于软件测试技术领域,公开了基于BWDSP处理器的测试用例设计方法,包括:读取BWDSP处理器的库函数说明文件,根据库函数说明文件确定被测函数各参数的参数类型及约束条件;按照等价类划分原则划分对应的有效等价类和无效等价类;确定有效等价类中的边界值和非边界值以及无效等价类中的边界值和非边界值;确定有效等价类中的特殊点;设计被测函数各参数的合法测试用例和非法测试用例。本发明能够解决现有方法存在的测试用例设计不全或冗余以及耗时的问题,能够使测试用例需求覆盖率趋向最大化,提高测试效率。
-
公开(公告)号:CN107317600A
公开(公告)日:2017-11-03
申请号:CN201710419267.8
申请日:2017-06-06
Applicant: 西安电子科技大学 , 西安中电科西电科大雷达技术协同创新研究院有限公司
IPC: H04B1/707 , H04B1/7073 , H04B1/7075
CPC classification number: H04B1/7075 , H04B1/707 , H04B1/7073
Abstract: 本发明属于扩频通信技术领域,公开了一种扩频信号的伪码捕获与跟踪系统及方法,包括:数据缓存模块、捕获相关器、捕获FFT判断模块、实时数据更新模块、跟踪相关器、跟踪FFT判断模块、捕获伪码相位调整模块、捕获伪码产生模块、跟踪伪码相位调整模块以及跟踪伪码产生模块;因为发射端的信息码与伪码是一一对应的,在接收端,伪码相位与发射端调制的伪码相位一致,且在伪码捕获与跟踪的过程中,接收端本地伪码相位保持不变,当接收端本地伪码与输入扩频信号中的伪码同步后,经过积分累加得到的值比传统的移动伪码的捕获方法得到的值大;提高了伪码捕获与跟踪的能力,也有利于解扩后的解调,进而提高接收系统对扩频信号的检测跟踪能力。
-
公开(公告)号:CN107357552A
公开(公告)日:2017-11-17
申请号:CN201710419846.2
申请日:2017-06-06
Applicant: 西安电子科技大学 , 西安中电科西电科大雷达技术协同创新研究院有限公司
IPC: G06F9/30
Abstract: 本发明属于数字信号处理器的底层函数优化领域,公开了一种基于高性能通用信号处理器BWDSP芯片实现浮点复数向量求和的优化方法,浮点复数向量求和为第一浮点复数向量和第二浮点复数向量求和,第一浮点复数向量和第二浮点复数向量求和是由多次浮点复数求和过程构成的循环;每次浮点复数求和过程中包含基于BWDSP芯片指令并行的优化,即采用一条指令同时控制多个运算单元执行相同的操作的优化;基于循环展开的优化,即在一次循环中展开多次相同的循环代码的优化;基于软件流水的优化,即将多次相同的循环代码并行交叉执行的优化;能够充分利用BWDSP芯片的硬件资源,得到高效率的底层函数。
-
公开(公告)号:CN106443592A
公开(公告)日:2017-02-22
申请号:CN201610472274.X
申请日:2016-06-24
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于数字锁相环的单通道接收机信号跟踪系统及跟踪方法,包括基于数字锁相环的单通道接收机信号跟踪系统和基于数字锁相环的单通道接收机信号跟踪方法,所述基于数字锁相环的单通道接收机信号跟踪系统包括:数字锁相环和FFT频率引导模块,所述数字锁相环包含第一数字下变频器、数字控制振荡器、第二数字下变频器、第一积分清零模块、加法器、环路滤波器、第二积分清零模块、鉴相器、锁定判决模块;基于数字锁相环的单通道接收机信号跟踪方法,应用于一种基于数字锁相环的单通道接收机信号跟踪系统,所述跟踪方法利用锁相环+频率引导的方法,实现对接收机微弱信号的捕获跟踪。
-
公开(公告)号:CN107357552B
公开(公告)日:2020-10-16
申请号:CN201710419846.2
申请日:2017-06-06
Applicant: 西安电子科技大学 , 西安中电科西电科大雷达技术协同创新研究院有限公司
IPC: G06F9/30
Abstract: 本发明属于数字信号处理器的底层函数优化领域,公开了一种基于高性能通用信号处理器BWDSP芯片实现浮点复数向量求和的优化方法,浮点复数向量求和为第一浮点复数向量和第二浮点复数向量求和,第一浮点复数向量和第二浮点复数向量求和是由多次浮点复数求和过程构成的循环;每次浮点复数求和过程中包含基于BWDSP芯片指令并行的优化,即采用一条指令同时控制多个运算单元执行相同的操作的优化;基于循环展开的优化,即在一次循环中展开多次相同的循环代码的优化;基于软件流水的优化,即将多次相同的循环代码并行交叉执行的优化;能够充分利用BWDSP芯片的硬件资源,得到高效率的底层函数。
-
-
-
-
-