-
公开(公告)号:CN102016750B
公开(公告)日:2014-04-30
申请号:CN200980115010.7
申请日:2009-04-29
Applicant: 高通股份有限公司
Inventor: 孙博 , 桑卡兰·阿尼鲁达安 , 西里拉姆戈帕尔·斯里达拉
CPC classification number: G06F1/12 , G06F1/3203 , G06F1/3287 , Y02D10/171
Abstract: 一种用于使一个或一个以上除法器单元的相位同步的方法和设备包含对主控除法器单元通电以提供参考信号。从属除法器单元的相位通过以下步骤而与来自所述主控除法器单元的所述参考信号同步:在所述从属除法器单元处提供通电脉冲;使用数字控制振荡器而使所述从属除法器单元的所述相位与所述参考信号同步;以及在所述通电脉冲的上升沿后的第一预定延迟周期之后对所述从属除法器单元通电。通过使从属除法器单元与来自所述主控除法器单元的所述参考信号同步,可对任何数目的从属除法器单元通电且使其彼此同相。
-
公开(公告)号:CN102217191B
公开(公告)日:2014-11-19
申请号:CN200980145975.0
申请日:2009-11-25
Applicant: 高通股份有限公司
CPC classification number: H03C5/00 , H03C3/40 , H03D7/1441 , H03D7/1458 , H03D7/1483 , H03D7/1491 , H03D7/165 , H03D7/166 , H03D2200/0023 , H03D2200/0084 , H03G3/3042 , H04L27/34 , H04L27/36 , H04L27/361 , H04L27/362 , H04L27/38 , H04L27/389
Abstract: 本发明提供用于配置发射器电路以支持线性模式或极性模式的方法及设备。在所述线性模式下,通过调整同相(I)信号及正交(Q)信号的振幅来指定基带信号,而在所述极性模式下,通过调整本机振荡器(LO)信号的相位及I信号或Q信号的振幅来指定信息信号。在示范性实施例中,为线性模式及极性模式两者提供两个混频器,其中一组开关基于装置是在线性模式下操作还是在极性模式下操作而选择提供给所述混频器中的一者的适当输入信号。在示范性实施例中,可使用可缩放架构来实施每一混频器,所述可缩放架构基于所需发射功率高效地调整混频器大小。
-
公开(公告)号:CN102217191A
公开(公告)日:2011-10-12
申请号:CN200980145975.0
申请日:2009-11-25
Applicant: 高通股份有限公司
CPC classification number: H03C5/00 , H03C3/40 , H03D7/1441 , H03D7/1458 , H03D7/1483 , H03D7/1491 , H03D7/165 , H03D7/166 , H03D2200/0023 , H03D2200/0084 , H03G3/3042 , H04L27/34 , H04L27/36 , H04L27/361 , H04L27/362 , H04L27/38 , H04L27/389
Abstract: 本发明提供用于配置发射器电路以支持线性模式或极性模式的方法及设备。在所述线性模式下,通过调整同相(I)信号及正交(Q)信号的振幅来指定基带信号,而在所述极性模式下,通过调整本机振荡器(LO)信号的相位及I信号或Q信号的振幅来指定信息信号。在示范性实施例中,为线性模式及极性模式两者提供两个混频器,其中一组开关基于装置是在线性模式下操作还是在极性模式下操作而选择提供给所述混频器中的一者的适当输入信号。在示范性实施例中,可使用可缩放架构来实施每一混频器,所述可缩放架构基于所需发射功率高效地调整混频器大小。
-
公开(公告)号:CN101803186B
公开(公告)日:2013-12-25
申请号:CN200880106820.1
申请日:2008-09-12
Applicant: 高通股份有限公司
Inventor: 桑卡兰·阿尼鲁达安 , 秋参·纳拉通 , 西拉姆戈培尔·西达拉 , 拉维·西达拉 , 居尔坎瓦尔·辛格·萨霍塔 , 弗雷德里克·博苏 , 奥亚斯·M·卓克西
CPC classification number: H03D7/166 , H03D7/1441 , H03D7/1483 , H03D7/165 , H03D2200/0025 , H03G3/3052
Abstract: 本发明揭示本机振荡器(LO)缓冲器及混频器的可选择尺寸。在示范性实施例中,当接收器或发射器在高增益模式中操作时,可增加LO缓冲器及/或混频器尺寸,而当所述接收器或发射器在低增益模式中操作时,可减小LO缓冲器及/或混频器尺寸。在示范性实施例中,以锁步方式增加及减小LO缓冲器及混频器尺寸。本发明揭示用于具有可调整尺寸的LO缓冲器及混频器的特定示范性实施例的电路拓扑及控制方案。
-
公开(公告)号:CN102016750A
公开(公告)日:2011-04-13
申请号:CN200980115010.7
申请日:2009-04-29
Applicant: 高通股份有限公司
Inventor: 孙博 , 桑卡兰·阿尼鲁达安 , 西里拉姆戈帕尔·斯里达拉
CPC classification number: G06F1/12 , G06F1/3203 , G06F1/3287 , Y02D10/171
Abstract: 一种用于使一个或一个以上除法器单元的相位同步的方法和设备包含对主控除法器单元通电以提供参考信号。从属除法器单元的相位通过以下步骤而与来自所述主控除法器单元的所述参考信号同步:在所述从属除法器单元处提供通电脉冲;使用数字控制振荡器而使所述从属除法器单元的所述相位与所述参考信号同步;以及在所述通电脉冲的上升沿后的第一预定延迟周期之后对所述从属除法器单元通电。通过使从属除法器单元与来自所述主控除法器单元的所述参考信号同步,可对任何数目的从属除法器单元通电且使其彼此同相。
-
公开(公告)号:CN101803186A
公开(公告)日:2010-08-11
申请号:CN200880106820.1
申请日:2008-09-12
Applicant: 高通股份有限公司
Inventor: 桑卡兰·阿尼鲁达安 , 秋参·纳拉通 , 西拉姆戈培尔·西达拉 , 拉维·西达拉 , 居尔坎瓦尔·辛格·萨霍塔 , 弗雷德里克·博苏 , 奥亚斯·M·卓克西
CPC classification number: H03D7/166 , H03D7/1441 , H03D7/1483 , H03D7/165 , H03D2200/0025 , H03G3/3052
Abstract: 本发明揭示本机振荡器(LO)缓冲器及混频器的可选择尺寸。在示范性实施例中,当接收器或发射器在高增益模式中操作时,可增加LO缓冲器及/或混频器尺寸,而当所述接收器或发射器在低增益模式中操作时,可减小LO缓冲器及/或混频器尺寸。在示范性实施例中,以锁步方式增加及减小LO缓冲器及混频器尺寸。本发明揭示用于具有可调整尺寸的LO缓冲器及混频器的特定示范性实施例的电路拓扑及控制方案。
-
-
-
-
-