-
公开(公告)号:CN106464262A
公开(公告)日:2017-02-22
申请号:CN201580030169.4
申请日:2015-05-18
Applicant: 高通股份有限公司
IPC: H03L7/181
CPC classification number: G06F1/08 , G06F1/206 , G06F1/324 , H03K21/026 , H03K23/662 , H03L1/022 , Y02D10/126 , Y02D10/16 , H03L7/181
Abstract: 本文描述了用于通过选择性地吞除时钟信号中的脉冲来控制时钟信号的频率的系统和方法。在一个实施例中,一种用于调整时钟信号的频率的方法包括接收时钟信号,以及根据重复式时钟吞除码型来吞除时钟信号中的脉冲,其中该码型由数字序列定义。
-
-
公开(公告)号:CN107924220A
公开(公告)日:2018-04-17
申请号:CN201680045394.X
申请日:2016-07-05
Applicant: 高通股份有限公司
Inventor: D·R·帕尔
Abstract: 提供了功率分配网络(PDN)跌落/过冲的缓解的系统和方法。在一实施例中,一种用于激活一个或多个处理器的方法包括:将时钟信号的频率从第一时钟频率降低到第二时钟频率,其中时钟信号被输出到包括该一个或多个处理器的多个处理器。该方法还包括在时钟信号的频率被降低之后激活该一个或多个处理器,并且在该一个或多个处理器被激活之后将时钟信号从第二时钟频率增加到第一时钟频率。
-
公开(公告)号:CN105980959A
公开(公告)日:2016-09-28
申请号:CN201580007810.2
申请日:2015-02-05
Applicant: 高通股份有限公司
IPC: G06F1/32
CPC classification number: G06F1/3203 , G06F1/08 , G06F1/3234 , G06F1/324 , G06F1/3243 , G06F1/3296 , H03L7/22 , Y02D10/126 , Y02D10/152
Abstract: 可使集成电路以低等待时间在各频率‑电压模式之间切换的用于动态时钟和电压缩放的系统和方法。这些系统包括可控制功率管理集成电路(PMIC)、诸锁相环(PLL)和时钟分频器的资源功率管理器。该资源功率管理器控制各频率‑电压模式之间的转换。这些系统和方法提供了动态时钟和电压缩放,其中频率‑电压模式之间的转换为原子操作。另外,资源功率管理器可并行地控制许多模块,例如,时钟分频器。本发明可因频率‑电压模式之间的较低等待时间而可提供改善的系统性能和降低的系统功率。
-
公开(公告)号:CN118044118A
公开(公告)日:2024-05-14
申请号:CN202280060006.0
申请日:2022-09-12
Applicant: 高通股份有限公司
Abstract: 本公开的各方面涉及占空比调节器(1220),占空比调节器(1220)包括第一反相器(1235)、第一多路复用器(1240)、高相位扩展器(1250)、第二反相器(1265)和第二多路复用器(1270)。第一复用器(1240)具有第一输入端(1242)、第二输入端(1244)、选择输入端(1246)和输出端(1248)。第一多路复用器(1240)的第一输入端(1242)耦合到占空比调节器(1220)的信号输入端(1222),并且第一多路复用器(1240)的选择输入端(1246)耦合到第一控制输入端(1226)。第一反相器(1235)耦合在占空比调节器(1220)的信号输入端(1222)和第一多路复用器(1240)的第二输入端(1244)之间。
-
公开(公告)号:CN112041779B
公开(公告)日:2024-04-16
申请号:CN201980029044.8
申请日:2019-03-07
Applicant: 高通股份有限公司
IPC: G06F1/08 , G06F1/3287
Abstract: 提出了使多个负载电路上电的方法和装置。该装置包括功率递送网络,被配置成经由该功率递送网络被供电的多个负载电路,以及被配置成以基于该功率递送网络的谐振频率的频率来使该多个负载电路上电的唤醒控制电路。该方法包括通过电源经由功率递送网络将功率递送到该多个负载电路;以及通过唤醒控制电路以基于该功率递送网络的谐振频率的频率来使该多个负载电路上电。
-
公开(公告)号:CN105980959B
公开(公告)日:2019-08-06
申请号:CN201580007810.2
申请日:2015-02-05
Applicant: 高通股份有限公司
IPC: G06F1/3234
CPC classification number: G06F1/3203 , G06F1/08 , G06F1/3234 , G06F1/324 , G06F1/3243 , G06F1/3296 , H03L7/22 , Y02D10/126 , Y02D10/152
Abstract: 可使集成电路以低等待时间在各频率‑电压模式之间切换的用于动态时钟和电压缩放的系统和方法。这些系统包括可控制功率管理集成电路(PMIC)、诸锁相环(PLL)和时钟分频器的资源功率管理器。该资源功率管理器控制各频率‑电压模式之间的转换。这些系统和方法提供了动态时钟和电压缩放,其中频率‑电压模式之间的转换为原子操作。另外,资源功率管理器可并行地控制许多模块,例如,时钟分频器。本发明可因频率‑电压模式之间的较低等待时间而可提供改善的系统性能和降低的系统功率。
-
-
公开(公告)号:CN116348835A
公开(公告)日:2023-06-27
申请号:CN202180071665.X
申请日:2021-09-15
Applicant: 高通股份有限公司
IPC: G06F1/3296
Abstract: 计算设备中的动态电源电压调整可以涉及两个阶段。在第一阶段中,用于调整电源电压的第一方法可以被禁用。在第一方法保持被禁用时,可以接收使用第二方法将电源电压从初始值调整到目标值的请求。如果自调整电源电压的先前请求以来已经过去一时间间隔,则可以响应于该请求而启动第二方法。在第二阶段中,当确定电源电压已经达到目标值时,可以启用第一方法。
-
公开(公告)号:CN107924220B
公开(公告)日:2021-03-05
申请号:CN201680045394.X
申请日:2016-07-05
Applicant: 高通股份有限公司
Inventor: D·R·帕尔
IPC: G06F1/324 , G06F1/3234 , G06F1/3237 , G06F1/08
Abstract: 提供了功率分配网络(PDN)跌落/过冲的缓解的系统和方法。在一实施例中,一种用于激活一个或多个处理器的方法包括:将时钟信号的频率从第一时钟频率降低到第二时钟频率,其中时钟信号被输出到包括该一个或多个处理器的多个处理器。该方法还包括在时钟信号的频率被降低之后激活该一个或多个处理器,并且在该一个或多个处理器被激活之后将时钟信号从第二时钟频率增加到第一时钟频率。
-
-
-
-
-
-
-
-
-