-
公开(公告)号:CN117916723A
公开(公告)日:2024-04-19
申请号:CN202280060005.6
申请日:2022-08-29
Applicant: 高通股份有限公司
IPC: G06F13/42
Abstract: 用于使用具有减少的引脚选项的串行外围设备接口(SPI)的芯片操作的系统和方法,这些系统和方法考虑消除用于主机(也称为主设备)到设备(也称为从设备)通信链路的芯片选择引脚、中断引脚和/或复位引脚,同时在需要时保留传统设备的向后兼容的可能性。该通信链路可包括时钟线、主机到设备线以及设备到主机线。该主机可使用时钟和主机到设备线上的特定信号序列来提供开始和停止序列命令、中断、或复位命令。通过将这些命令合并到该时钟和主机到设备线上,可减少主机电路和从电路的部分的引脚计数。同样地,可能需要更少(或至少可能更短)的导电迹线来将该主机互连到该设备。此类改变可节省成本、使布局设计更容易和/或节省计算设备内的空间。
-
公开(公告)号:CN116670617A
公开(公告)日:2023-08-29
申请号:CN202180089261.3
申请日:2021-12-01
Applicant: 高通股份有限公司
IPC: G06F1/12
Abstract: 系统、方法和装置改进了当触发器通过串行总线配置时,触发器定时的同步。一种数据通信装置具有接口电路,该接口电路将该数据通信装置耦合到串行总线,并且被配置为从该串行总线接收时钟信号;多个计数器,被配置为对该时钟信号中的脉冲进行计数;以及控制器,被配置为从该串行总线接收数据报,该数据报包括对应于该多个计数器的多个数据字节,当该对应的数据字节从该数据报被接收到时,基于对应的数据字节的内容为该多个计数器中的每个计数器配置计数值,使计数器中的每个计数器避免计数,直到所有该计数器都已经配置有计数值,并且当与该触发器相关联的计数器已经计数到零时,致动触发器。
-
公开(公告)号:CN116529718A
公开(公告)日:2023-08-01
申请号:CN202180080352.0
申请日:2021-10-13
Applicant: 高通股份有限公司
IPC: G06F13/42
Abstract: 通用串行总线(USB)C型通信链路中的边带信令允许通过USB链路隧道传输的多个协议,其中边带信号可以通过边带使用(SBU)引脚来提供。此外,SBU引脚可以在不同模式的边带信号之间转变。特别地,初始模式中的信号可以指示到第二模式的需要或期望转变。在协商之后,链接的设备同意转变,这两个设备可以转变到第二模式。通过提供这种允许模式改变的带内边带信令,可以通过伴随的边带信令来隧道传输更多的协议,并且扩展了USB链路的灵活性。
-
公开(公告)号:CN109074339A
公开(公告)日:2018-12-21
申请号:CN201780025472.4
申请日:2017-05-09
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特 , G·A·威利
IPC: G06F13/38
Abstract: 公开了针对线复用串行接口的系统、方法和装置。一种由传送设备执行的方法包括:通过将串行数据链路的导线驱动至第一电压电平达第一时间段来在该导线上断言停止状况,第一时间段小于该停止状况的历时;在第一时间段之后监视该导线;在该导线在第一时间段流逝之后保持在第二电压电平达第二时间段时确定流控制已被断言,第二时间段超过针对流控制脉冲所定义的最小时间段;在流控制被断言时抑制在该导线上传送数据;以及在流控制被解除断言时在该导线上传送数据。
-
公开(公告)号:CN108476157A
公开(公告)日:2018-08-31
申请号:CN201680078341.8
申请日:2016-12-15
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特
CPC classification number: G06F13/364 , G06F13/404 , G06F13/4282 , G06F13/4291 , H04B1/0458 , H04B1/18 , H04L12/40019 , H04L12/4013 , Y02D10/14 , Y02D10/151
Abstract: 公开了用于射频前端控制接口(RFFE)总线的信令协议。在示例性方面,RFFE协议被修改以提供比由该RFFE协议分配的正常的四比特更短的地址。通过向地址分配较少的比特,跨RFFE总线发送的帧更短,并且因此改进了总线周转时间,这减少了总体等待时间。此外,较短的消息有可能可以提供增量的功率节省。在又一示例性方面,使用不同的数据率来传送帧的不同部分。具体而言,可以使用单数据率(SDR)来发送总线管理部分,并且可以使用双倍数据率(DDR)来发送有效载荷部分。在有效载荷部分上使用DDR的净效应是减少了总线周转时间,并且因此减少了等待时间。
-
-
公开(公告)号:CN108027797A
公开(公告)日:2018-05-11
申请号:CN201680054326.X
申请日:2016-08-26
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特
IPC: G06F13/42
CPC classification number: G06F13/362 , G06F13/4068 , G06F13/4282 , G06F13/4291
Abstract: 在不使用从设备选择线的主设备和多个从设备中的每一者中提供经修改的串行外围接口(SPI)。主设备可以由此通过SPI MOSI线、SPI MISO线和SPI时钟线来参与同每个从设备的全双工串行通信。
-
公开(公告)号:CN107430577A
公开(公告)日:2017-12-01
申请号:CN201680016955.3
申请日:2016-03-23
Applicant: 高通股份有限公司
IPC: G06F13/42
Abstract: 提供了一种不需要向通过P2P链路连接到主机设备的从设备预先指派地址的枚举技术。关于各设备之间的任何P2P链路,一个设备具有主接口并且剩余设备具有从接口。为了在主接口与从接口之间进行区分,可使用主/从状态位。每个P2P链路具有链路ID,该链路ID可与对应(主或从)接口的状态位级联以形成节点ID。主机设备从每个从设备接收唯一的经级联地址,该经级联地址表示该从设备的节点ID和该从设备与主机设备之间的任何居间接口的节点ID的级联。主机设备随后向每个从设备指派唯一的笛卡尔地址。
-
公开(公告)号:CN107408094A
公开(公告)日:2017-11-28
申请号:CN201680013907.9
申请日:2016-03-04
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特 , J·L·帕尼安 , G·A·威利 , A·吉尔
CPC classification number: G06F11/3051 , G06F1/3209 , G06F1/3278 , G06F9/4418 , G06F11/3041 , G06F15/17 , G06F15/7807 , Y02D10/157 , G06F13/385 , G06F13/4086 , G06F13/42 , G06F13/426 , G06F13/4286
Abstract: 描述了促成第一设备向第二设备传送/重传消息的系统、方法和装置。第一设备向第二设备传送第一消息。第一设备随后接收第二消息并且标识第二消息中指示第二消息的发起方的比特。如果该比特将第一设备指示为第二消息的发起方,则第二消息是第一消息的回波。该回波的接收指示第二设备处于休眠状态。相应地,第一设备等待第二设备苏醒并且向第二设备重传第一消息以确保在已知第二设备苏醒的情况下现在重传在第一消息的最初传输期间(在第二设备休眠时)丢失的任何分组。
-
公开(公告)号:CN106796568A
公开(公告)日:2017-05-31
申请号:CN201580052786.4
申请日:2015-09-25
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特 , J·L·帕尼安
IPC: G06F13/42
CPC classification number: G06F1/3234 , G06F1/3243 , G06F13/4286 , G06F13/4295
Abstract: 提供了一种双数据率接口,其包括发射机驱动耦合至接收机的接收引脚的发射引脚。该接收机使用获取时钟的循环来驱动其接收引脚。该发射机通过在发射引脚上向接收机传送比特来响应每个获取时钟边沿。
-
-
-
-
-
-
-
-
-