-
公开(公告)号:CN104584443A
公开(公告)日:2015-04-29
申请号:CN201380045116.0
申请日:2013-08-30
Applicant: 高通股份有限公司
Abstract: 公开了用超外差式和零中频(ZIF)拓扑结构的组合来实现的收发机。在一示例性设计中,一种装置包括变频电路和本地振荡器(LO)发生器。LO发生器生成第一LO信号和第二LO信号。变频电路(i)基于第一LO信号为IF信号执行中频(IF)与基带之间的变频以及(ii)基于第二LO信号为RF信号执行射频(RF)与基带之间的变频。变频电路可以(i)为超外差式接收机执行从IF至基带的下变频以及(ii)为ZIF接收机执行从RF至基带的下变频。替代地或附加地,变频电路可以(i)为超外差式发射机执行从基带至IF的上变频以及(ii)为ZIF发射机执行从基带至RF的上变频。
-
公开(公告)号:CN101102096B
公开(公告)日:2012-07-04
申请号:CN200710087627.5
申请日:2002-02-15
Applicant: 高通股份有限公司
CPC classification number: H03G3/3078 , H03G3/3068 , H03G3/3089
Abstract: 本发明提供了一种通过串行总线控制一个或多个模拟电路的方法,包括:接收对特定模拟电路的控制;形成对应于所接收的控制的消息;在串行总线上的多个硬件请求信道上发送所述消息,其中每个硬件请求信道支持所述一个或多个模拟电路的特定功能;在特定模拟电路处接收所述消息;以及根据所接收的消息调整所述特定模拟电路的一个或多个特征;其中:每个硬件请求信道都被分配一相应的优先级;部分基于所分配的优先级向所述硬件请求信道发送消息;通过多个数据传输模式发送消息,所述多个数据传输模式包括:用于将多个字节发送到多个模拟电路的快速传输模式,以及用于发射单个字节用于广播到一个或多个模拟电路的中断传输模式。
-
公开(公告)号:CN100411302C
公开(公告)日:2008-08-13
申请号:CN02807924.8
申请日:2002-02-15
Applicant: 高通股份有限公司
Abstract: 直接下变频接收机结构有DC环路以从信号分量中去除DC偏置、数字可变增益放大器(DVGA)以提供增益范围、自动增益控制(AGC)环路以提供DVGA和RF/模拟电路的增益控制以及串行总线接口(SBI)单元以通过串行总线提供对RF/模拟电路的控制。可能如在此所述较好地设计与定位DVGA。VGA环路的操作模式可能根据DC环路的操作模式而被选择,这是因为这两个环路有交互作用。DC环路在捕获模式操作的持续时间可以选为与在捕获模式内的DC环带宽成反比。可能通过串行总线提供对一些或所有RF/模拟电路的控制。
-
公开(公告)号:CN1909366A
公开(公告)日:2007-02-07
申请号:CN200610126148.5
申请日:2002-02-15
Applicant: 高通股份有限公司
Abstract: 直接下变频接收机结构有DC环路以从信号分量中去除DC偏置、数字可变增益放大器(DVGA)以提供增益范围、自动增益控制(AGC)环路以提供DVGA和RF/模拟电路的增益控制以及串行总线接口(SBI)单元以通过串行总线提供对RF/模拟电路的控制。可能如在此所述较好地设计与定位DVGA。VGA环路的操作模式可能根据DC环路的操作模式而被选择,这是因为这两个环路有交互作用。DC环路在捕获模式操作的持续时间可以选为与在捕获模式内的DC环带宽成反比。可能通过串行总线提供对一些或所有RF/模拟电路的控制。
-
公开(公告)号:CN101917170B
公开(公告)日:2013-11-20
申请号:CN201010254692.4
申请日:2002-02-15
Applicant: 高通股份有限公司
CPC classification number: H03G3/3078 , H03G3/3068 , H03G3/3089
Abstract: 直接下变频接收机结构有DC环路以从信号分量中去除DC偏置、数字可变增益放大器(DVGA)以提供增益范围、自动增益控制(AGC)环路以提供DVGA和RF/模拟电路的增益控制以及串行总线接口(SBI)单元以通过串行总线提供对RF/模拟电路的控制。可能如在此所述较好地设计与定位DVGA。VGA环路的操作模式可能根据DC环路的操作模式而被选择,这是因为这两个环路有交互作用。DC环路在捕获模式操作的持续时间可以选为与在捕获模式内的DC环带宽成反比。可能通过串行总线提供对一些或所有RF/模拟电路的控制。
-
公开(公告)号:CN101917170A
公开(公告)日:2010-12-15
申请号:CN201010254692.4
申请日:2002-02-15
Applicant: 高通股份有限公司
CPC classification number: H03G3/3078 , H03G3/3068 , H03G3/3089
Abstract: 直接下变频接收机结构有DC环路以从信号分量中去除DC偏置、数字可变增益放大器(DVGA)以提供增益范围、自动增益控制(AGC)环路以提供DVGA和RF/模拟电路的增益控制以及串行总线接口(SBI)单元以通过串行总线提供对RF/模拟电路的控制。可能如在此所述较好地设计与定位DVGA。VGA环路的操作模式可能根据DC环路的操作模式而被选择,这是因为这两个环路有交互作用。DC环路在捕获模式操作的持续时间可以选为与在捕获模式内的DC环带宽成反比。可能通过串行总线提供对一些或所有RF/模拟电路的控制。
-
公开(公告)号:CN100350754C
公开(公告)日:2007-11-21
申请号:CN03813013.0
申请日:2003-04-29
Applicant: 高通股份有限公司
IPC: H04B1/707
CPC classification number: H04B1/7117 , H04B1/7115 , H04B2201/7071 , H04J13/10
Abstract: 设备包括请求仲裁单元,所述仲裁单元(1)从多个处理单元接收对多个PN向量的请求,以及(2)提供指示选用于处理的每个请求的控制。地址发生器为每个选定的请求提供一个或多个地址(这可以取决于被请求的特定PN序列和该PN序列的偏移)。一个或多个存储器单元存储所有“基”PN序列(例如W-CDMA定义的X(i)序列和Y(i)序列),它们可以被用于生成所有可请求PN序列。存储单元基于地址提供一个或多个基PN序列的一个或多个分段。缓冲单元为每个选定请求提供从一个或多个PN分段导出的一个或多个PN向量集合。
-
公开(公告)号:CN115152283B
公开(公告)日:2024-09-10
申请号:CN202180016192.3
申请日:2021-02-25
Applicant: 高通股份有限公司
Abstract: 用于调整移动设备中的定时误差的系统和方法。在移动设备中,系统定时器使用晶体振荡器(XO)作为定时源。当移动设备进入睡眠模式时,系统定时器被设置为对睡眠模式的历时进行定时。在睡眠模式期间,热敏电阻用于测量并监视XO的温度改变。在睡眠模式结束之后,移动设备内的处理器基于XO的温度改变来确定XO的频率改变。基于XO的频率改变,处理器确定在系统定时器对睡眠模式进行定时期间可能已发生的定时误差,并且通过基于定时误差调整由系统定时器定时的历时,来确定睡眠模式的实际历时。
-
公开(公告)号:CN115152283A
公开(公告)日:2022-10-04
申请号:CN202180016192.3
申请日:2021-02-25
Applicant: 高通股份有限公司
Abstract: 用于调整移动设备中的定时误差的系统和方法。在移动设备中,系统定时器使用晶体振荡器(XO)作为定时源。当移动设备进入睡眠模式时,系统定时器被设置为对睡眠模式的历时进行定时。在睡眠模式期间,热敏电阻用于测量并监视XO的温度改变。在睡眠模式结束之后,移动设备内的处理器基于XO的温度改变来确定XO的频率改变。基于XO的频率改变,处理器确定在系统定时器对睡眠模式进行定时期间可能已发生的定时误差,并且通过基于定时误差调整由系统定时器定时的历时,来确定睡眠模式的实际历时。
-
公开(公告)号:CN112236818A
公开(公告)日:2021-01-15
申请号:CN201980037497.5
申请日:2019-05-17
Applicant: 高通股份有限公司
IPC: G10L19/005 , G10L19/22
Abstract: 一种智能译码模式切换的方法包含接收包含主要副本和部分副本的第一数据。所述方法包含确定将译码模式从信道认知模式切换到非信道认知模式是否可以是有利的。所述方法进一步包含响应于确定结果将请求发射到另一装置以用于译码模式切换。所述方法包含对包含主要副本的第二数据的接收和解码。
-
-
-
-
-
-
-
-
-