产生平均的辅助取样信号的设备

    公开(公告)号:CN1052602C

    公开(公告)日:2000-05-17

    申请号:CN92110663.7

    申请日:1986-03-22

    CPC classification number: H04N5/45

    Abstract: 用于产生平均的辅助取样信号的设备,包括一个信号输入端(Y,图3A),用于提供被取样的信号;比例换算和组合装置(310-323),用于按K和(K-1)的比例组合两个信号(K为一个变量),延时装置(328),一种装置(510,511,图5A),用于向所述控制端提供代表所述变量K的所述值的重复序列,以及代表K的递减值的每一序列中相继的值;和一种装置(336),当K值的各相应序列已经施加到所述组合装置后,用于提供来自所述组合装置和所述延时装置之一的输出样值。

    产生平均的辅助取样信号的设备

    公开(公告)号:CN1071795A

    公开(公告)日:1993-05-05

    申请号:CN92110663.7

    申请日:1986-03-22

    CPC classification number: H04N5/45

    Abstract: 用于产生平均的辅助取样信号的设备,包括一个信号输入端(Y,图3A),用于提供被取样的信号;比例换算和组合装置(310—323),用于按K和(K-1)的比例组合两个信号(K为一个变量),延时装置(328),一种装置(510,511,图5A),用于向所述控制端提供代表所述变量K的所述值的重复序列,以及代表K的递减值的第一序列中相继的值;和一种装置(336),当K值的各相应序列已经施加到所述组合装置后,用于提供来自所述组合装置和所述延时装置之一的输出样值。

    处理降低分辨率视频图像的滤波分系统

    公开(公告)号:CN1008872B

    公开(公告)日:1990-07-18

    申请号:CN86101876

    申请日:1986-03-24

    CPC classification number: G06T3/4084 H04N5/14 H04N5/208 H04N9/641

    Abstract: 一种画中画显示器包含一种滤波分系统,用来处理视频信号。以产生缩小了尺寸的图像,该滤波分系统包含一防视觉滤波器,该滤波器可减小对图像进行输出抽样时而引起混叠失真的视频信号成份的幅度,然而,该滤波器允许一定量的这些成分通过,经滤波后的视频信号被输出抽样,并送至峰化滤波器,该滤波器就对含有相对于较低频带的混叠成份的频带进行放大。以改善再生图像细节部分的外观。

    产生复合视频信号的双工作方式存储器

    公开(公告)号:CN1071796A

    公开(公告)日:1993-05-05

    申请号:CN92110664.5

    申请日:1986-03-22

    CPC classification number: H04N5/45

    Abstract: 一种响应于主视频信号源和副视频信号源,以便将副视频信号与主信号的一部分进行非相加组合而形成复合信号的设备,该副信号被实现为嵌入主信号代表的图象之中的图象。该设备包括:存储器装置(22)、处理器装置(310—323,图3A)、缓冲存储器装置(328)、装置(38)以及定时和控制装置(324、332、336和图5)。本发明是基于将同一个行存储器在第一工作方式下用于实现垂直信号平均;而在第二工作方式下用作将信息写入场存储器的缓冲存储器。

    位串行积分电路
    6.
    发明授权

    公开(公告)号:CN1014936B

    公开(公告)日:1991-11-27

    申请号:CN88106276

    申请日:1988-08-24

    CPC classification number: G06F7/5045 G06F7/49942 G06F7/49994

    Abstract: 位串行积分电路,包括位串行加法器(12)、第一位串行寄存器和第二位串行寄存器组成的级联组合。输入信号加到加法器的一输入端,第二位串行寄存器的输出端则耦合到加法器的第二输入端。第一位串行寄存器的一输出端上耦合有一透明锁存器(18),规定该锁存器使预定数量的样本位通过,然后在采样周期期间锁存和输出某一特定的样本位。锁存器的输出表示出经过积分、定标和截断了的输入信号。

    画中画电视显示器的副信号处理电路

    公开(公告)号:CN1008590B

    公开(公告)日:1990-06-27

    申请号:CN87108261

    申请日:1986-03-22

    Abstract: 本发明涉及画中画显示器内的副信号处理电路,该电路包括一缓冲存储器和一第二存储器,还包括用于按顺序将来自缓冲器的取样写入存储器的装置,这个取样写入装置由取样读出装置进行控制,以便在取样由场存储器读出时暂停它的工作及在读出操作完成后继续它的写入操作。在这个系统中,减小了尺寸的取样的一行在副信号的N个水平周期的整个周期内写入第二存储器。

    位串行积分电路
    8.
    发明公开

    公开(公告)号:CN1031768A

    公开(公告)日:1989-03-15

    申请号:CN88106276

    申请日:1988-08-24

    CPC classification number: G06F7/5045 G06F7/49942 G06F7/49994

    Abstract: 位串行积分电路,包括位串行加法器(12)、第一位串行寄存器和第二位串行寄存器组成的级联组合。输入信号加到加法器的一输入端,第二位串行寄存器的输出端则耦合到加法器的第二输入端。第一位串行寄存器的一出端上耦合有一透明锁存器(18),规定该锁存器使预定数量的样本位通过,然后在采样周期期间锁存和输入某一特点的样本位。锁存器的输出表示出经过积分、定标和截断了的输入信号。

Patent Agency Ranking