一种检测FPGA的时钟资源单粒子动态翻转的装置及方法

    公开(公告)号:CN109065087A

    公开(公告)日:2018-12-21

    申请号:CN201810930782.7

    申请日:2018-08-15

    Inventor: 孙雷

    CPC classification number: G11C11/4125 G06F11/186

    Abstract: 本发明公开了一种检测FPGA的时钟资源单粒子动态翻转的装置及方法,装置包括:通信接口用于,接收上位机传输的控制指令并传输至控制器;控制器用于,将控制指令发送至过程控制单元;过程控制单元控制时钟频率检测单元、时钟状态检测单元以及结果判断单元使能后,相继执行工作;时钟频率检测单元用于,根据控制器的工作频率采集在辐射源照射下被测FPGA时钟输出端口的时钟频率;时钟状态检测单元,用于检测被测FPGA的locked检测端口的电平;结果判断单元用于,根据被测FPGA时钟输出端口的时钟频率以及被测FPGA初始化的时钟频率,确定被测FPGA时钟资源是否发生单粒子动态翻转;和/或,根据被测FPGA的locked检测端口的电平高低确定被测FPGA时钟资源是否发生单粒子动态翻转。

    检验具有多个计算单元的系统中的计算结果的方法和设备

    公开(公告)号:CN106940667A

    公开(公告)日:2017-07-11

    申请号:CN201610863718.2

    申请日:2016-09-29

    Abstract: 本发明涉及检验具有多个计算单元的系统中的计算结果的方法和设备。一种用于检验在具有多个计算单元的系统中的计算结果的方法(10)的特征在于如下特征:‑由所述计算单元中的一个计算单元接收(11)数据帧,‑所述数据帧包括应用标识和所述计算单元的比较值的数目,‑依据所述应用标识,所述计算单元的比较值被分类整理(12)到中间存储器中,‑检验(13),所述中间存储器在所述应用标识下是否包含(14)所有计算单元的比较值,以及‑当所述比较值全部(14)存在时,比较(15,16)所述比较值。

    一种SRAM型FPGA片内跟踪环路单粒子翻转错误修复方法

    公开(公告)号:CN108766491A

    公开(公告)日:2018-11-06

    申请号:CN201810557018.X

    申请日:2018-06-01

    CPC classification number: G11C11/4125 G06F11/186

    Abstract: 本发明公开了一种SRAM型FPGA片内跟踪环路单粒子翻转错误修复方法,相比于直接对三个跟踪环路输出结果直接进行三模表决的方法,可以避免单个跟踪环路出错后没有立即纠正,错误发生积累导致多个跟踪环路出错,进而不能输出正确结果的问题,确保三个跟踪环路的错误不会发生累积;同时,对出错的通道数据进行同步检错纠错,实现了对FPGA跟踪环路的无中断恢复设计,保证了三个跟踪环路工作状态的一致性;通过跟踪环路三模冗余设计以及利用对单粒子翻转不敏感的反熔丝型FPGA三模检错纠错电路,能可靠及时地发现跟踪环路的单粒子翻转错误。三模冗余与判决均采用FPGA软件实现,相比于FPGA硬三模实现方法,可以节省电路资源。

    对分布式存储系统中的数据项进行访问的方法

    公开(公告)号:CN102567438A

    公开(公告)日:2012-07-11

    申请号:CN201110296608.X

    申请日:2011-09-28

    Abstract: 一种对包括多个存储节点的分布式存储系统中的数据项进行访问的方法。每个数据项跨越多个存储节点而进行复制。数据项是通过在第一读取模式与第二读取模式之间进行选择而从分布式存储系统中读取的,该第一读取模式包括尝试从一组存储节点中读取数据项以检查跨越该节点组中的至少一簇的数据项一致性,该第二读取模式包括从至少一个存储节点中读取数据项。该读取模式是根据所述分布式存储系统的系统状态的至少一个检出特性而选择的。当检测到的特性指示较高可能性的数据项一致性时,则选择第二读取模式,而当检测到的特性指示较低可能性的数据项一致性时,则选择第一读取模式。

Patent Agency Ranking