-
公开(公告)号:CN107818053A
公开(公告)日:2018-03-20
申请号:CN201611215570.8
申请日:2016-12-26
Applicant: 晶心科技股份有限公司
IPC: G06F12/0862
CPC classification number: G06F12/0802 , G06F12/0862 , G06F12/1027 , G06F2212/1016 , G06F2212/152 , G06F2212/507 , G06F2212/6026
Abstract: 本发明涉及一种用于存取高速缓存的方法与装置。所述方法包括:由位预测单元产生对应于一指令的预测位,其中所述指令来自于中央处理器并指示存取所述高速缓存;由指令执行单元产生对应于所述指令的虚拟地址;根据所述预测位与所述虚拟地址的一部分的虚拟页偏移,由加载/储存单元产生预测缓存索引;以及由所述加载/储存单元使用所述预测缓存索引从所述高速缓存读取数据。借此,高速缓存的最大容量可被增加。
-
公开(公告)号:CN105164650A
公开(公告)日:2015-12-16
申请号:CN201380057489.X
申请日:2013-06-14
Applicant: 英特尔公司
Inventor: O·M·沙克 , R·拉吉瓦尔 , P·卡普瑞奥利 , M·M·艾尔-奥图姆
IPC: G06F12/02
CPC classification number: G06F9/3855 , G06F9/3004 , G06F9/30043 , G06F9/3016 , G06F9/3802 , G06F9/384 , G06F9/3842 , G06F9/3857 , G06F9/3863 , G06F9/467 , G06F11/1448 , G06F11/1469 , G06F12/0828 , G06F12/084 , G06F12/0842 , G06F12/0875 , G06F2201/84 , G06F2212/1016 , G06F2212/452 , G06F2212/507 , G06F2212/6042 , G06F2212/62 , G06F2212/621 , G06F2213/0026
Abstract: 描述了用于使用TM区指示符(或颜色)来改善TM吞吐量的系统、装置和方法。通过使用TM区指示符,较年轻的TM区可以在等待较老的区提交的时候使这些较年轻的TM区的指令被引退。
-
公开(公告)号:CN101315614B
公开(公告)日:2012-07-04
申请号:CN200810100050.1
申请日:2008-05-30
Applicant: 英特尔公司
IPC: G06F12/10
CPC classification number: G06F12/1009 , G06F12/10 , G06F12/1027 , G06F12/1036 , G06F2212/1016 , G06F2212/507 , G06F2212/65 , G06F2212/657 , G06F2212/68
Abstract: 本发明的实施例一般涉及用于支持页属性的线性至物理地址转换的系统、方法和装置。在某些实施例中,系统接收一指令以将存储器指针转换成存储器位置的物理存储器地址。该系统可返回物理存储器地址和一个或多个页属性。描述并要求保护包括其它实施例。
-
公开(公告)号:CN1849594A
公开(公告)日:2006-10-18
申请号:CN200480026270.4
申请日:2004-09-10
Applicant: 英特尔公司
IPC: G06F12/08
CPC classification number: G06F12/0811 , G06F12/0831 , G06F2212/507
Abstract: 公开了一种用于高速缓存相干状态的方法和装置。在一个实施例中,可跨越两个接口即内部接口和外部接口访问的高速缓存可以具有联合高速缓存相干状态。该联合高速缓存相干状态可以具有内部接口的第一状态和外部接口的第二状态,其中该第二状态与该第一状态相比具有更高的特权。在一个实施例中,这可以促进推测的无效。在其它实施例中,这可以减少内部接口上的窥探处理。
-
公开(公告)号:CN103649938B
公开(公告)日:2016-01-20
申请号:CN201280034965.1
申请日:2012-06-13
Applicant: 国际商业机器公司
IPC: G06F15/16
CPC classification number: G06F9/5088 , G06F9/5033 , G06F9/528 , G06F12/0815 , G06F12/0862 , G06F12/1072 , G06F12/1491 , G06F15/781 , G06F2209/501 , G06F2212/507 , G06F2212/602 , G06F2212/6026
Abstract: 公开了一种自动系统优化器,所述自动系统优化器配置为在多处理计算机系统中优化工作负荷的处理。
-
公开(公告)号:CN101326494A
公开(公告)日:2008-12-17
申请号:CN200680046532.2
申请日:2006-12-05
Applicant: 英特尔公司
Inventor: A·-R·阿德尔-塔巴塔拜 , B·萨哈 , R·L·哈森 , H·阿卡里 , R·拉瓦
IPC: G06F9/52
CPC classification number: G06F9/467 , G06F12/0815 , G06F2212/507
Abstract: 提供了用于协调硬件事务存储器事务和软件事务存储器事务对存储单元的访问的方法、系统和程序。在硬件事务存储器中执行的硬件事务发起访问存储单元的请求。响应由在软件事务存储器中执行的一个软件事务进行的操作,将错误返回到硬件事务请求。
-
公开(公告)号:CN101315614A
公开(公告)日:2008-12-03
申请号:CN200810100050.1
申请日:2008-05-30
Applicant: 英特尔公司
IPC: G06F12/10
CPC classification number: G06F12/1009 , G06F12/10 , G06F12/1027 , G06F12/1036 , G06F2212/1016 , G06F2212/507 , G06F2212/65 , G06F2212/657 , G06F2212/68
Abstract: 本发明的实施例一般涉及用于支持页属性的线性至物理地址转换的系统、方法和装置。在某些实施例中,系统接收一指令以将存储器指针转换成存储器位置的物理存储器地址。该系统可返回物理存储器地址和一个或多个页属性。描述并要求保护包括其它实施例。
-
公开(公告)号:CN1790296A
公开(公告)日:2006-06-21
申请号:CN200510118678.0
申请日:2005-11-07
Applicant: 国际商业机器公司
IPC: G06F12/08
CPC classification number: G06F12/082 , G06F2212/507
Abstract: 一种用于在共享分布式存储器数据处理系统中缩短与外部高速缓存上的高速缓存相关性目录遗漏关联的延迟的系统、方法和产品。对高速缓存相关性目录进行评估,以了解可能进行的将目录条目预取到目录高速缓存中。如果预取评估导致目录遗漏,则设置预取遗漏指示符。在对对应于在预取评估过程中被遗漏的目录条目的存储块请求进行随后的处理期间,将查询预取遗漏指示符。如果设置了预取遗漏指示符,将采取加速的嗅探响应操作。从而就避免了否则会需要的对高速缓存相关性目录的第二次查询的延迟。
-
公开(公告)号:CN108829614A
公开(公告)日:2018-11-16
申请号:CN201810200618.0
申请日:2015-11-26
Applicant: 英特尔公司
IPC: G06F12/0831 , G06F12/0862 , G06F12/0884
CPC classification number: G06F12/0862 , G06F12/0835 , G06F12/0884 , G06F2212/1016 , G06F2212/507 , G06F2212/6026
Abstract: 本公开的发明名称是“缓冲存储器中的推测性读”。通过缓冲存储器访问链路从主机装置接收对与特定地址关联的数据的推测性读请求。对该数据的读请求被发送到存储器装置。响应该读请求,从存储器装置接收该数据,并且将接收的数据作为对于推测性读请求后接收的需求读请求的响应发送到主机装置。
-
公开(公告)号:CN105027095A
公开(公告)日:2015-11-04
申请号:CN201480011808.8
申请日:2014-03-04
Applicant: 高通股份有限公司
IPC: G06F12/10
CPC classification number: G06F12/1027 , G06F9/45533 , G06F9/45545 , G06F9/45558 , G06F12/10 , G06F2212/151 , G06F2212/171 , G06F2212/507 , G06F2212/654 , G06F2212/684
Abstract: 提供了一种计算机系统和一种方法,其在发生转换旁路缓冲器(TLB)错过的情况下,降低执行硬件表移动(HWTW)需要的时间和计算资源的量。如果在执行阶段2(S2)HWTW以在存储阶段1(S1)的页表的位置处查找物理地址(PA)时发生TLB未中,则MMU使用中间物理地址(IPA)来预测相应的PA,由此避免执行S2表查找中的任一个的需求。这极大地降低了当执行这些类型的HWTW读事物时需要被执行的查找的数量,其极大地降低了与执行这些类型的事物相关联的处理开销和性能代偿。
-
-
-
-
-
-
-
-
-