通用传感器和/或用于提供检测模式的传感器集群

    公开(公告)号:CN107924388A

    公开(公告)日:2018-04-17

    申请号:CN201680049307.8

    申请日:2016-08-17

    CPC classification number: G06F7/02 B60R16/023

    Abstract: 系统、装置和/或方法可以提供将通用传感器与一个或多个其他通用传感器协同组装成可以采用可动态配置布置来部署的通用传感器集群。所述通用传感器可以捕获与所述通用传感器遇到的部署环境中的一个或多个特征相对应的数据。所述通用传感器还可以提供与所述通用传感器遇到的所述部署环境中的所述特征中的所述特征中的至少一个相对应的数据。可以基于由所述通用传感器集群中的每个通用传感器提供的数据为所述通用传感器集群建立基线检测模式。而且,可以检测所述基线检测模式的变化以应对异常状况。代理可以调解两个或更多个通用传感器之间和/或通用传感器与储存库之间的配对。

    一种在多个数据中比较大小的电路

    公开(公告)号:CN107526571A

    公开(公告)日:2017-12-29

    申请号:CN201711029656.6

    申请日:2017-10-30

    Inventor: 张毓

    CPC classification number: G06F7/02

    Abstract: 本电路可以对一帧中的数据进行比较大小。它不改变数据的相对位置,而是用序号指明每个数据在所在帧中的相对大小。采用流水线结构,在接收数据的同时进行比较,数据收完时比较也同时完成。它可以对连续到来的多个数据帧进行连续比较,无需额外的插入等待,很好的适配了通信和信号处理领域的常见接口特点。

    控制装置以及控制系统
    5.
    发明公开

    公开(公告)号:CN107229259A

    公开(公告)日:2017-10-03

    申请号:CN201710073546.3

    申请日:2017-02-10

    Inventor: 金丸智

    Abstract: 提供控制装置及控制系统,减少传输到外部的数据量,减轻网络负载,提高容易确认制造单元之间的加工数据的一致点和不同点的性能。主单元控制器(1)具备:接收制造单元的加工数据的通信装置(11);存储加工数据的存储装置(12);按每个结构要素对加工数据分类并分别提取数据项目,生成制造单元整体的数据项目列表的项目列表生成部(15);相互比较多个数据项目列表彼此,对值相同的数据项目,从存储在存储装置(12)的加工数据分别读取该数据项目的详细数据,生成综合数据的综合数据生成部(16);结合综合数据和该综合数据之外的数据,生成集中加工数据的集中加工数据生成部(17);向外部发送集中加工数据的通信装置(18)。

    蜂窝网络中的方法和装置

    公开(公告)号:CN102792720B

    公开(公告)日:2016-04-06

    申请号:CN201080065416.1

    申请日:2010-01-13

    CPC classification number: H04W8/22 G06F7/02 H04W4/02 H04W8/24 H04W84/18 H04W88/06

    Abstract: 本发明涉及用户设备和网络节点,以及涉及支持在蜂窝网络的用户设备(UE)之间的资源高效的自组织连网的有关方法。这通过网络节点支持在UE之间的自组织连网的解决方案而得以解决。网络节点能够5访问用户设备能力数据库,并从UE(UE1,UE2)接收(210,220)包括有关用户设备的能力的信息的更新消息,如支持的频带、RAT和天线模式。网络节点使用在接收的更新消息中包括的10信息来更新(230)用户设备能力数据库(DB),并且基于在用户设备能力数据库中存储的信息和匹配算法来确定UE1和UE2具有匹配的能力,并且能够进行无线通信。网络节点随后传送(250)包括UE1和UE2身份的自组织“寻呼”消息。“寻呼”消息由在“寻呼”消息中标识的UE1和UE2接收,并且UE1随后例如可与UE2建立自组织15网络(260)。

    用于型式辨识处理器的电力消耗管理的方法及系统

    公开(公告)号:CN105159650A

    公开(公告)日:2015-12-16

    申请号:CN201510507862.8

    申请日:2009-12-16

    Abstract: 本申请涉及用于型式辨识处理器的电力消耗管理的方法及系统。本发明揭示方法及装置,其中一种装置包含型式辨识处理器(14、96、98)。在一些实施例中,所述型式辨识处理器(14、96、98)包含第一特征单元(100、102、104)块(106),所述块(106)经由第一多个局部输入导体(120)、第一块停用电路(96、124)及多个全局输入导体(119)耦合到解码器(28)。所述型式辨识处理器(14、96、98)进一步包含第二特征单元(108、110、122)块(114),所述块(114)经由第二多个局部输入导体(120)、第二块停用电路(98、126)及所述多个全局输入导体(119)耦合到所述解码器(28)。

    启用不同数据集合的识别的系统及方法

    公开(公告)号:CN102232213B

    公开(公告)日:2015-07-08

    申请号:CN200980148391.9

    申请日:2009-11-17

    CPC classification number: G06F7/02 G06F5/06 G06F2207/025

    Abstract: 本发明提供系统及方法,例如启用型式辨识处理器中的数据流及对应结果的识别的系统及方法。在一个实施例中,系统可包含所述型式辨识处理器及流识别寄存器,其中每一数据流的唯一流识别符(FlowID)存储于所述寄存器中。所述系统可包含存储每一数据流的结果数据(Results Data)及所述流识别符(FlowID)的结果缓冲器,以使得所述结果数据(Results Data)可与特定数据流相关。

    数字逻辑电路中用于多比特向量的高效比较运算的系统和方法

    公开(公告)号:CN101874236B

    公开(公告)日:2014-04-30

    申请号:CN200780049365.1

    申请日:2007-12-05

    CPC classification number: G06F7/026 G06F7/02 G06F7/50

    Abstract: 一种大量减少用于在数字逻辑电路中确定两个多比特向量之间的差是否等于给定的数或处于给定的两个数之间的所需逻辑和计算时间的改进技术。在一个示例实施例中,通过在数字逻辑电路中接收第一N比特向量A[N-1:0]和第二N比特向量B[N-1:0],其中,N为非零正数。然后通过使用A[N-1:0]和~B[N-1:0]执行按比特AND(A[N-1:0]&~B[N-1:0])运算来获得第三N比特向量。此外,通过使用A[N-1:0]和~B[N-1:0]执行按比特XOR(A[N-1:0]^~B[N-1:0])来获得第四N比特向量。然后基于第三N比特向量和第四N比特向量中的比特模式,断定第一N比特向量A[N-1:0]与第二N比特向量B[N-1:0]之间的差等于给定的数或在两个数(+m和+n,m<n)的给定范围内,从而实现该技术。

Patent Agency Ranking