信号处理方法、装置、设备、存储介质及程序产品

    公开(公告)号:CN119788257A

    公开(公告)日:2025-04-08

    申请号:CN202510265905.X

    申请日:2025-03-07

    Inventor: 聂娜 宋骁雄

    Abstract: 本申请提供一种信号处理方法、装置、设备、存储介质及程序产品,涉及无线技术领域,其中,所述方法包括:开启射频收发芯片中的锁相环PLL的第一状态,其中,射频收发芯片为时分双工TDD收发系统中的射频收发芯片,射频收发芯片包括发射链路和接收链路,PLL与发射链路的本振连接,且与接收链路的本振连接;获取接收链路的信号的第一直流偏移量;在第一直流偏移量大于或等于预设值的情况下,将PLL的状态由第一状态切换至目标状态,其中,在目标状态下,所述接收链路的信号的直流偏移量小于所述预设值。本申请实施例,通过对射频收发芯片配置PLL的多种状态,从而通过切换PLL的状态减轻直流偏移的影响,能够减少资源占用。

    帧同步方法、逻辑模块及视频处理设备

    公开(公告)号:CN115941863B

    公开(公告)日:2025-04-08

    申请号:CN202211147914.1

    申请日:2022-09-20

    Abstract: 本申请适用于显示控制技术领域,提供了一种帧同步方法、逻辑模块及视频处理设备。该帧同步方法包括:逻辑模块获取当前的参考频率;该逻辑模块基于当前的像素时钟生成当前的输出频率;该逻辑模块根据当前的参考频率与输出频率之间的相位差确定目标像素时钟频率。上述实现帧同步的过程中,获取当前的参考频率、基于当前的像素时钟生成当前的输出频率以及确定目标像素时钟频率都是由同一逻辑模块执行,目标像素时钟频率用于调整当前的像素时钟,可提高像素时钟的精度,避免出现误差积累的情况,提高了帧同步的性能。

    时钟信号偏斜校准设备及控制方法

    公开(公告)号:CN119731943A

    公开(公告)日:2025-03-28

    申请号:CN202380046343.9

    申请日:2023-09-29

    Inventor: 林有为

    Abstract: 一种设备包含时钟偏斜校准电路,其经配置以通过多个延迟线耦合到多相时钟生成器,其中第一时钟偏斜校准单元包括:倍频器,其经配置以接收多个多相时钟信号并基于所述多个多相时钟信号生成时钟信号;分频器,其经配置以接收所述时钟信号并基于所述时钟信号生成降频信号;及延迟线控制电路,其经配置以将所述降频信号的占空比与预定占空比进行比较,并生成第一控制信号以通过调整施加到所述第一多相时钟信号的第一延迟来调整所述第一多相时钟信号的所述偏斜,直到实现所述第一多相时钟信号的经校准信号。

    超声设备时钟同步系统及方法

    公开(公告)号:CN119483879B

    公开(公告)日:2025-03-28

    申请号:CN202510070143.8

    申请日:2025-01-16

    Inventor: 慈旭光 张盛利

    Abstract: 本发明适用于医疗设备技术领域,提供了一种超声设备时钟同步系统及方法,系统包括主系统板卡、以及与主系统板卡连接并进行时钟同步的多块子系统板卡;主系统板卡包括控制模块、时钟分配模块和第一FPGA模块,每块子系统板卡包括锁相环电路和第二FPGA模块;第一FPGA模块包括脉冲同步单元、时钟校准使能单元和相位信息读取单元,第二FPGA模块包括时钟相位信息锁存单元。本发明解决了现有采用低频接收时钟作为参考进行时钟同步时所带来的额外抖动噪声影响系统性能的问题。

    基于温控光纤延时线光载微波稳定传输系统

    公开(公告)号:CN119696687A

    公开(公告)日:2025-03-25

    申请号:CN202411891138.5

    申请日:2024-12-20

    Inventor: 郑国营 魏伟 董毅

    Abstract: 本发明提供一种基于温控光纤延时线光载微波稳定传输系统,通过延时补偿模块对延时抖动变化进行精确的反向补偿,在超宽带信号传输中表现出极好的延迟一致性,克服了传统压电陶瓷光纤拉伸器、光移相器、级联多级光开关和马达空间光延时线等补偿器件无法同时满足大范围、高精度、快速响应和宽频谱补偿能力的需求;也就是说,本发明的传输系统中的链路延迟补偿方案具有大范围、高精度、快速响应和宽频谱补偿能力,特别适用于对超宽带信号传输要求高稳定性和一致性的光纤传输链路。

    一种时间同步装置
    6.
    发明授权

    公开(公告)号:CN119254376B

    公开(公告)日:2025-03-18

    申请号:CN202411784026.X

    申请日:2024-12-06

    Abstract: 本申请涉及一种时间同步装置,其中,该时间同步装置包括:FPGA芯片,用于将接收到的初始时钟同步信号的时钟频率分成第一时钟频点和第二时钟频点;时钟芯片包括第一锁相环和第二锁相环,第一锁相环用于根据第一时钟频点获得系统时钟,并将系统时钟发送至第二锁相环;第二锁相环用于根据系统时钟获取PTP时钟偏频,并将PTP时钟偏频发送至FPGA芯片;FPGA芯片包括脉冲发生器,脉冲发生器,用于产生每秒脉冲信号,根据PTP时钟偏频调整每秒脉冲信号的相位,以使相位与初始时钟同步信号的每秒脉冲相位一致,完成时间同步。通过本申请,利用FPGA芯片和时钟芯片实现了本应用设备与上游设备的时钟同步。

Patent Agency Ranking