存储器单元器件及其制造方法
Abstract:
本发明公开了一种存储器单元器件,包括:栅极ONO层,栅电极材料层和侧墙,源区和漏区分别和对应的侧墙自对准,栅电极材料层和两侧的源漏区完全没有交叠;沟道区包括被栅电极材料层覆盖的栅控沟道区和栅控沟道区两侧的导通沟道区;导通沟道区和对应的源区或漏区相交叠并用于实现栅控沟道区的沟道和源漏区之间的连接;通过调节源区和漏区之间的间距和栅电极材料层的宽度的比值以及导通沟道区的导通电阻来增加存储器单元器件的抗漏极干扰能力。本发明还公开了一种存储器单元器件的制造方法。本发明能极大地改善漏极干扰,并且能保证存储器件的编程、擦除、读的操作的特性基本不变,能不改变单元器件的面积。
Public/Granted literature
Patent Agency Ranking
0/0