Invention Grant
- Patent Title: 闪存的工艺集成结构和方法
-
Application No.: CN201711138163.6Application Date: 2017-11-16
-
Publication No.: CN108091658BPublication Date: 2021-04-13
- Inventor: 田志 , 钟林建 , 殷冠华 , 陈昊瑜
- Applicant: 上海华力微电子有限公司
- Applicant Address: 上海市浦东新区中国(上海)自由贸易试验区高斯路568号
- Assignee: 上海华力微电子有限公司
- Current Assignee: 上海华力微电子有限公司
- Current Assignee Address: 上海市浦东新区中国(上海)自由贸易试验区高斯路568号
- Agency: 上海浦一知识产权代理有限公司
- Agent 郭四华
- Main IPC: H01L27/11521
- IPC: H01L27/11521

Abstract:
本发明公开了一种闪存的工艺集成结构,闪存单元的栅极结构包括由第一栅氧化层、多晶硅浮栅、第二ONO层和多晶硅控制栅形成的叠加结构;在闪存单元阵列中的有源区和多晶硅浮栅的俯视面尺寸相同且自对准。在各多晶硅控制栅两侧的有源区中分别形成有对应源区和漏区,漏区的顶部通过接触孔连接对应列的位线上;在多晶硅栅行的表面依次形成有第三氧化硅层和第四氮化硅层。本发明还公开了一种闪存的工艺集成方法。本发明器件在多晶硅控制栅表面覆盖第四氮化硅层能减少漏区接触孔和多晶硅控制栅之间的漏电从而有利于器件尺寸缩小,同时能消除氮化硅在多晶硅控制栅的表面引入的应力缺陷以及消除逻辑区的多晶硅栅表面缺陷。
Public/Granted literature
- CN108091658A 闪存的工艺集成结构和方法 Public/Granted day:2018-05-29
Information query
IPC分类: