一种高耦合系数、低电感电流纹波的集成电感设计方法
Abstract:
本发明涉及一种高耦合系数、低电感电流纹波的集成电感设计方法,包括以下步骤:步骤S1:根据磁芯结构确定磁路模型,并推导出单相电感的自感和两相电感之间的互感表达式;步骤S2:在确保集成电感绕线柱不饱和的前提下确定绕线柱的截面积以及磁轭的厚度;步骤S3:根据等效稳态电感和非绕线柱截面积的关系,在非绕线柱气隙尽可能小的情况下确定其截面积;步骤S4:根据等效稳态电感,进一步调整绕线柱和非绕线柱的气隙,得到最终的集成电感。本发明所设计的电感具有耦合度高、电感电流纹波小的特点。
Patent Agency Ranking
0/0