-
公开(公告)号:FR3047378A1
公开(公告)日:2017-08-04
申请号:FR1650733
申请日:2016-01-29
Applicant: STMICROELECTRONICS (ALPS) SAS
Inventor: HEMBERT SERGE
IPC: H04N19/00
Abstract: L'invention concerne un circuit (205) de fourniture de signaux vidéo analogiques, comprenant : un premier circuit (204) de fourniture de premier (CVBS_dig) et deuxième (Y_dig) signaux vidéo numériques ; des premier (CVBS_DAC) et deuxième (Y_DAC) convertisseurs numérique-analogique ; et un deuxième circuit (M1, M2, M3, M4) de contrôle configurable pour, dans une première configuration, appliquer simultanément le premier signal vidéo numérique (CVBS_dig) sur l'entrée du premier convertisseur (CVBS DAC) et le deuxième signal vidéo numérique (Y_dig) sur l'entrée du deuxième convertisseur (Y_DAC), et, dans une deuxième configuration, appliquer le premier signal vidéo numérique (CVBS dig) simultanément sur l'entrée du premier convertisseur (CVBS DAC) et sur l'entrée du deuxième convertisseur (Y_DAC).
-
公开(公告)号:FR3046329A1
公开(公告)日:2017-06-30
申请号:FR1563353
申请日:2015-12-24
Applicant: STMICROELECTRONICS (ALPS) SAS
Inventor: ARNO PATRIK
IPC: H05B44/00
Abstract: L'invention concerne un dispositif de commande d'une diode (102) comprenant : une première borne (106) d'application d'un premier potentiel d'alimentation ; une seconde borne (108) d'application d'un deuxième potentiel d'alimentation ; un circuit (301) d'application d'une tension sur une troisième borne (306) destinée à être connectée à une anode (304) de la diode, ladite troisième borne étant reliée à une première borne d'entrée (308) dudit circuit ; une deuxième borne d'entrée (307) dudit circuit ; et une résistance (104) couplée entre ladite seconde borne (108) et une quatrième borne (311) destinée à être connectée à une cathode (309) de ladite diode, ladite quatrième borne étant couplée à une troisième borne d'entrée (310) du circuit (301).
-
公开(公告)号:FR3041859A1
公开(公告)日:2017-03-31
申请号:FR1559251
申请日:2015-09-30
Inventor: IMBS YVON , SCHWARZ LAURENT , AUCHERE DAVID , MARECHAL LAURENT
Abstract: Dispositif électronique et procédé de fabrication, dans lesquels : une plaque de support (2) présente une face avant de montage (5) et incluant un réseau de connexion électrique (3), au moins une puce de circuits intégrés (4) est montée sur ladite face de montage de la plaque de support et est reliée électriquement audit réseau de connexion électrique, un bloc d'encapsulation (6) comprend un bloc primaire d'encapsulation (8) dans lequel la puce est noyée et qui s'étendant au-dessus de la puce et autour de cette dernière sur ladite face de montage de la plaque de support, et un bloc additionnel d'encapsulation (18) au-dessus du bloc primaire ; et au moins un fil additionnel (20) en une matière conductrice de l'électricité est noyé dans ledit bloc additionnel d'encapsulation (18), et est relié électriquement à ladite puce (4) et/ou audit réseau de connexion électrique (3).
-
公开(公告)号:FR3040534A1
公开(公告)日:2017-03-03
申请号:FR1557998
申请日:2015-08-28
Applicant: ST MICROELECTRONICS SA , STMICROELECTRONICS (ALPS) SAS
Inventor: AUCHERE DAVID , MARECHAL LAURENT , SCHWARZ LAURENT , IMBS YVON
Abstract: Dispositif électronique et procédé de fabrication, comprenant : une plaque de support (2) présentant une face de montage (5), au moins une puce de circuits intégrés (4) montée sur ladite face de montage de la plaque de support, un bloc d'encapsulation (6) dans lequel la puce est noyée, ce bloc d'encapsulation s'étendant au-dessus de la puce et autour de la puce sur ladite face de montage de la plaque de support et présentant une face frontale (9), au moins un trou (8) traversant ledit bloc d'encapsulation et découvrant au moins en partie un contact électrique (10), et au moins une couche (12) en une matière conductrice de l'électricité, étendue sur ladite face frontale (9) dudit bloc d'encapsulation et reliée audit contact électrique dans ledit trou.
-
公开(公告)号:FR3134232B1
公开(公告)日:2024-10-04
申请号:FR2203116
申请日:2022-04-05
Inventor: PTAK OLIVIER , HAJJI OUAFA , KIMMICH GEORG
Abstract: Dispositif électronique La présente description concerne un dispositif électronique (100, 200) comprenant : une puce électronique (102) montée sur une première région (109) d’un substrat (107) du dispositif électronique ; une première couche (105, 142, 205) d’un premier matériau d’enrobage recouvrant au moins une face de la puce électronique (102) orientée à l’opposé du substrat (107) ; et un élément de rayonnement (106) d’une antenne du dispositif électronique séparé du substrat (107) par au moins une partie de la première couche d’enrobage (105, 142, 205) et étant décalé par rapport à la première région (109) du substrat (107) pour que l’élément de rayonnement (106) ne recouvre pas la puce électronique (102), l’élément de rayonnement (106) étant enterré dans la première couche d’enrobage (105, 142, 205) ou étant agencé dans la première couche d’enrobage (105, 142, 205) et recouvert au moins en partie par un matériau de protection (210). Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3092706A1
公开(公告)日:2020-08-14
申请号:FR1901411
申请日:2019-02-12
Inventor: CAMIOLO JEAN , PONS ALEXANDRE
IPC: H02J7/00
Abstract: Dispositif de fourniture d'une puissance d'alimentation La présente description concerne un dispositif (10) comprenant : une première borne (19) destinée à recevoir une première tension continue (Vsc) ; un interrupteur (SW) reliant sélectivement la première borne (19) à une deuxième borne de sortie (Vbus) du dispositif ; un circuit de commande (14) de l'interrupteur comprenant une troisième borne (M-VDD) destinée à recevoir une deuxième tension continue (Vdd) ; et un régulateur (16) linéaire de tension à faible chute, LDO, connecté entre les première et troisième bornes, le régulateur étant configuré pour fournir la deuxième tension à partir de la première tension. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3053485A1
公开(公告)日:2018-01-05
申请号:FR1656052
申请日:2016-06-29
Applicant: STMICROELECTRONICS (ALPS) SAS
Inventor: JOURNET FABIEN
Abstract: L'invention concerne un pipeline de traitement de données comprenant : des premier et deuxième étages de pipeline (302, 304) recevant respectivement des premier et deuxième signaux d'horloge (CLK0, CLK1) et agencés pour réaliser des première et deuxième opérations déclenchées respectivement par des premiers fronts de synchronisation du premier signal d'horloge (CLK0) et des deuxièmes fronts de synchronisation du deuxième signal d'horloge (CLK1) ; et un contrôleur d'horloge agencé pour générer les premier et deuxième signaux d'horloge (CLK0, CLK1), et étant capable de fonctionner : dans un premier mode dans lequel, pendant un premier cycle de traitement de données du pipeline de traitement de données, un premier des premiers fronts de synchronisation est en phase avec un premier des deuxièmes fronts de synchronisation ; et dans un deuxième mode dans lequel, pendant un deuxième cycle de traitement de données du pipeline de traitement de données, un deuxième des premiers fronts de synchronisation est déphasé par rapport à un deuxième des deuxièmes fronts de synchronisation.
-
公开(公告)号:FR3047348A1
公开(公告)日:2017-08-04
申请号:FR1650856
申请日:2016-02-03
Applicant: STMICROELECTRONICS (ALPS) SAS
Inventor: BROUTIN MICKAEL , LELIEVRE BENOIT , ANQUET NICOLAS
IPC: G11C29/12 , G01R31/3187
Abstract: L'invention concerne un procédé comprenant, en réponse à l'activation d'au moins un signal de commande (BIST CMD) requérant qu'un circuit de test (204) d'une matrice mémoire (202) déclenche un mode de test de la mémoire permettant la lecture d'au moins une partie de la matrice mémoire, le lancement par un circuit de commande de test (208) d'une séquence de sur-écriture pour sur-écrire les données stockées dans la matrice mémoire (202) ; et l'activation, grâce au circuit de commande de test (208), du mode de test de la mémoire une fois que la séquence de sur-écriture est achevée.
-
公开(公告)号:FR3040535A1
公开(公告)日:2017-03-03
申请号:FR1557999
申请日:2015-08-28
Inventor: AUCHERE DAVID , MARECHAL LAURENT , IMBS YVON , SCHWARZ LAURENT
IPC: H01L23/52
Abstract: Dispositif électronique et procédé de fabrication d'un tel dispositif électronique, comprenant : une plaque de support (2) présentant une face de montage (5) et incluant un réseau de connexion électrique (3), au moins une puce de circuits intégrés (4), montée sur ladite face de montage de la plaque de support et reliée audit réseau de connexion électrique, un bloc d'encapsulation (6) dans lequel la puce est noyée, ce bloc d'encapsulation s'étendant au-dessus de la puce et autour de cette dernière sur ladite face de montage de la plaque de support, et au moins un élément additionnel (7) en une matière conductrice de l'électricité, au moins en partie noyé dans ledit bloc d'encapsulation (6), cet élément additionnel conducteur présentant au moins une portion principale (8) s'étendant parallèlement à ladite plaque de support et présentant au moins une portion secondaire (9) reliée électriquement à ladite puce.
-
公开(公告)号:FR3039905A1
公开(公告)日:2017-02-10
申请号:FR1557600
申请日:2015-08-07
Applicant: STMICROELECTRONICS (ALPS) SAS
Inventor: LENZ KUNO
IPC: G05F1/10
Abstract: L'invention concerne une source de tension dans laquelle au moins un premier interrupteur (NM1) couple un premier noeud (9) de la source de tension à un noeud (15) d'application d'au moins un potentiel d'une tension d'alimentation, et au moins un premier élément capacitif (C1) couple le premier noeud ou un deuxième noeud (11) de la source de tension à un noeud de commande (G1) du premier interrupteur.
-
-
-
-
-
-
-
-
-