-
公开(公告)号:KR102251043B1
公开(公告)日:2021-05-12
申请号:KR1020200005840
申请日:2020-01-16
Applicant: 국민대학교산학협력단
Inventor: 민경식
IPC: G11C13/00
Abstract: 본발명의실시예에따른메모리장치는입력데이터에포함된제1속성입력정보에상응하는입력신호와, 저장된제1저장데이터에따라, 제1멤리스터신호를출력하는제1멤리스터어레이회로, 상기입력데이터에포함된제2속성입력정보에상응하는입력신호와, 저장된제2저장데이터에따라, 제2멤리스터신호를출력하는제2멤리스터어레이회로및 상기제1멤리스터신호와상기제2멤리스터신호에기초하여, 상기제1멤리스터신호및 상기제2멤리스터신호에상응하는제3멤리스터신호를출력하는제3멤리스터어레이회로를포함한다.
-
公开(公告)号:KR102154834B1
公开(公告)日:2020-09-10
申请号:KR1020180036574
申请日:2018-03-29
Applicant: 국민대학교산학협력단
Inventor: 민경식
IPC: G06N3/063 , G11C11/4091
-
公开(公告)号:KR101174800B1
公开(公告)日:2012-08-20
申请号:KR1020100129935
申请日:2010-12-17
Applicant: 국민대학교산학협력단
Abstract: 본발명은저전력멤리스터구동회로에관한것이다. 특히본 발명은데이터를쓰는동작에서저전력구동회로를통하여멤리스터에전류가흐르는구간을최소화시켜구동에필요한전류만흐르게하는저전력멤리스터구동회로에관한것이다.본발명은 '1'(high) 입력데이터에대응하는내부데이터신호를생성하는저전력멤리스터구동회로에있어서, 상기멤리스터의제1내부쓰기제어신호를생성하는제1저전력구동제어부, 상기제1저전력구동제어부에구동동작전압을인가하는제1동작신호인가부, 상기제1저전력구동제어부에상기멤리스터의구동전압을공급하는제1프리차지부, 저전력멤리스터구동회로에쓰기전류를공급하는제1쓰기전류인가부, 상기저전력멤리스터구동회로에동작전압을공급하는구동전압인가부, 상기제1내부쓰기제어신호에의하여상기내부데이터신호가생성되는것을특징으로한다.
-
公开(公告)号:KR1020170108619A
公开(公告)日:2017-09-27
申请号:KR1020160032810
申请日:2016-03-18
Applicant: 국민대학교산학협력단
Abstract: 본발명은이전의고정기준방식보다판독전압마진을개선하기위해순수한멤리스터어레이(pure memristor array) 내에서선택된셀의위치와선택되지않은셀의데이터패턴에따라기준전압이변경될수 있는동적기준방식을갖는저항메모리읽기회로및 구동방법을제공하기위한것으로서, 전처리판독(PRE_RD) 펄스에의해구동되어각 열별로감지된기준전압을감지하는전처리판독기(PRE_RD)와, N X M 멤리스터로구성되는순수한멤리스터어레이로이루어지고, 메인판독기(MAIN_RD) 펄스에의해구동되어상기전처리판독기(PRE_RD)에서감지된기준전압을이용하여선택된셀을판독하는메인판독기(MAIN_RD)와, 상기메인판독기(MAIN_RD)에서선택된셀과선택되지않은셀에서각각감지된출력전압을열-라인별기준전압과비교하여열(column) 별로기준전압이가장낮은저항상태( 'L') 및가장높은저항상태( 'H')의중간전압으로변경하는열(column) 감지증폭기를포함하여구성되는데있다.
Abstract translation: 动态地基于系统的本发明,可以改变根据细胞非选定位置和纯忆阻器阵列(纯忆阻器阵列)中所选择的单元的数据图案中的电压基准,以改善比以前的固定参考方法所读取的电压裕 (PRE_RD),其由预读出(PRE_RD)脉冲驱动并感测每列所感测的参考电压,以及由NXM忆阻器组成的纯存储元件 它包括一个晶闸管阵列,主读出器(MAIN_RD)由脉冲和通过使用由所述预处理读取器(PRE-RD)检测到的参考电压,从主读取器选择读取所选择的小区的主读出器(MAIN_RD)驱动(MAIN_RD) 通过将由单元和未选单元感测的输出电压与每列参考电压进行比较来确定最高电阻状态('L')和最高电阻状态('H'), 有由包括热(列)读出放大器,以改变中间电压。
-
公开(公告)号:KR1020110000784A
公开(公告)日:2011-01-06
申请号:KR1020090058054
申请日:2009-06-29
Applicant: 국민대학교산학협력단 , 광운대학교 산학협력단
Inventor: 민경식
Abstract: PURPOSE: A reference voltage generator circuit is provided to implement small area and low power consumption while having same performance as a conventional circuit. CONSTITUTION: A reference voltage generating circuit comprises a current mirror, a second resistor(R2), and a first NMOSFET(MN1). First and second bipolar transistors(Q1,Q2) and a first resistor(R1) generates a reference current. The current mirror is comprised of first, second, and third current paths. The first current path of the current mirror is connected to the emitter of the first bipolar transistor. The second current path of the current mirror is connected to one terminal of the first resistor. The third current path of the current mirror is connected to one terminal of the second resistor.
Abstract translation: 目的:提供参考电压发生器电路,以实现小面积和低功耗,同时具有与常规电路相同的性能。 构成:参考电压产生电路包括电流镜,第二电阻(R2)和第一NMOSFET(MN1)。 第一和第二双极晶体管(Q1,Q2)和第一电阻器(R1)产生参考电流。 电流镜由第一,第二和第三电流路径组成。 电流镜的第一电流通路连接到第一双极晶体管的发射极。 电流镜的第二电流通路连接到第一电阻的一个端子。 电流镜的第三电流通路连接到第二电阻的一个端子。
-
公开(公告)号:KR100833791B1
公开(公告)日:2008-05-29
申请号:KR1020070035805
申请日:2007-04-12
Applicant: 국민대학교산학협력단
Inventor: 민경식
IPC: G11C5/14
CPC classification number: G11C5/147 , H03K3/356113 , H03K19/018521
Abstract: A level shifter circuit is provided to perform level shift operation well even though voltage level difference between a low voltage power supply port and a high voltage power supply port is high. A level shifter circuit changes a voltage waveform with a voltage level of a low voltage power supply port(VDDL) into a voltage waveform with a voltage level of a high voltage power supply port(VDDH). The level shifter circuit includes a main level shifter circuit, a sub level shifter circuit, a first load capacitor, a second load capacitor and a first inverter(IV1). The main level shifter circuit comprises a first PMOS transistor(MP1), a second PMOS transistor(MP2), a first NMOS transistor(MN1) and a second NMOS transistor(MN2). The sub level shifter circuit comprises a third PMOS transistor(MP3), a fourth PMOS transistor(MP4), a fifth PMOS transistor(MP5), a sixth PMOS transistor(MP6), a third NMOS transistor(MN3) and a fourth NMOS transistor(MN4). The first inverter is formed between the low voltage power supply port and a ground port(VSS).
Abstract translation: 即使在低电压电源端口和高压电源端口之间的电压电平差高的情况下,也提供了电平移位电路来进行电平移位操作。 电平移位器电路将具有低电压电源端口(VDDL)的电压电平的电压波形改变成具有高电压电源端口(VDDH)的电压电平的电压波形。 电平移位电路包括主电平移位电路,副电平移位电路,第一负载电容器,第二负载电容器和第一逆变器(IV1)。 主电平移位器电路包括第一PMOS晶体管(MP1),第二PMOS晶体管(MP2),第一NMOS晶体管(MN1)和第二NMOS晶体管(MN2)。 子电平移位器电路包括第三PMOS晶体管(MP3),第四PMOS晶体管(MP4),第五PMOS晶体管(MP5),第六PMOS晶体管(MP6),第三NMOS晶体管(MN3)和第四NMOS晶体管 (MN4)。 第一个逆变器形成在低压电源端口和接地端口(VSS)之间。
-
公开(公告)号:KR101046403B1
公开(公告)日:2011-07-05
申请号:KR1020090079006
申请日:2009-08-26
Applicant: 국민대학교산학협력단 , 광운대학교 산학협력단
Inventor: 민경식
IPC: G11C11/413 , G11C11/4193 , G11C11/419
Abstract: 본 발명은 에스램 (SRAM) 회로에 관한 것으로, 보다 상세하게는 도 2와 같은 회로 구성을 포함하는 에스램 (SRAM) 회로에 관한 것으로, 본 발명의 에스램 (SRAM) 회로는 종래의 에스램 (SRAM) 회로와 비교하여 누설전류 소비를 75 ℃에서 약 10%, 25 ℃에서 약 20%, -25 ℃에서 약 40%를 줄일 수 있다.
에스램, 저전력, 누설전류억제, 옥사이드 터널링Abstract translation: 本发明涉及一种SRAM电路,更具体地涉及一种包括如图2所示的电路配置的SRAM电路,其中本发明的SRAM电路包括常规的SRAM 与传统的SRAM电路相比,在75°C时泄漏电流消耗可降低约10%,在25°C时降低约20%,在-25°C时降低约40%。
-
公开(公告)号:KR102151675B1
公开(公告)日:2020-09-03
申请号:KR1020180036584
申请日:2018-03-29
Applicant: 국민대학교산학협력단
Inventor: 민경식
-
公开(公告)号:KR101973678B1
公开(公告)日:2019-04-29
申请号:KR1020180054306
申请日:2018-05-11
Applicant: 국민대학교산학협력단
IPC: G11C13/00
-
公开(公告)号:KR101912881B1
公开(公告)日:2018-10-30
申请号:KR1020160032826
申请日:2016-03-18
Applicant: 국민대학교산학협력단
IPC: G11C13/00 , H03K19/177 , G11C11/54 , G06N3/063
Abstract: 본발명은이미지인식이진멤리스터의두 개의동일한크로스바어레이로구성되는트윈크로스바회로를갖는신경모방멤리스터크로스바회로를제공하기위한것으로서, N X M 멤리스터로구성되는멤리스터어레이로이루어지고, 이미지벡터를저장하는제 1 크로스바어레이와, 상기제 1 크로스바어레이와트윈크로스바구조를갖는멤리스터어레이로이루어지며, 상기제 1 크로스바어레이의입력벡터의반전된벡터를입력받아, 반전된이미지벡터를저장하는제 2 크로스바어레이와, 상기제 1 크로스바어레이의출력벡터및 상기제 2 크로스바어레이의출력벡터를각각감산하여유사성의양을측정하는감산기와, 상기감산기에서측정된유사성양을저장된화상벡터와비교하여유사도가가장일치하는저장된이미지벡터를선택하여출력하는승자독점회로부(winner-take-all circuit)로구성되는데있다.
-
-
-
-
-
-
-
-
-