-
公开(公告)号:KR1020160114320A
公开(公告)日:2016-10-05
申请号:KR1020150040635
申请日:2015-03-24
Applicant: 성균관대학교산학협력단
IPC: C01B31/04 , H01L29/786 , H01L29/66
CPC classification number: C01B32/194 , H01L29/66477 , H01L29/786
Abstract: 그래핀의도핑방법에관한것이다.
-
公开(公告)号:KR101548681B1
公开(公告)日:2015-09-01
申请号:KR1020140073226
申请日:2014-06-17
Applicant: 성균관대학교산학협력단
IPC: H01L31/101
Abstract: 본 발명은 광 검출 소자 및 제조 방법에 관한 것으로, 게이트 전극을 포함하고, 유전체 층이 형성된 기판, 유전체 층의 상부에 서로 이격되어 형성된 소스 전극 및 드레인 전극, 소스 전극과 드레인 전극을 연결하는 채널층, 채널층에 코팅된 염료 분자를 포함한다. 이때 채널층은 핵사고날 원자 물질로 구성 된 것이다.
Abstract translation: 本发明涉及光电检测器及其制造方法。 光电检测器包括:栅电极,形成介电层的基板,分别形成在电介质层上侧的源电极和漏电极,连接源电极和漏电极的沟道层; 以及涂覆沟道层的染料分子。 此时,沟道层由六方晶原子材料制成。
-
公开(公告)号:KR1020170110324A
公开(公告)日:2017-10-11
申请号:KR1020160034566
申请日:2016-03-23
Applicant: 성균관대학교산학협력단
Inventor: 황의헌
IPC: G06F17/50
Abstract: 본발명은효율적인전자및 광학소자설계를위해소자와소재를연결하는자체일관 (self-consistent) 통합형전산설계시스템관한것이다. 구체적으로기존의소자설계방법은주어진소재를이용하여효율을최적화하는설계방법이고, 이방법에서는소자설계가소재와분리된전산설계이다. 이와달리, 본발명에서는기존의소자에서는시도되지않았던소재와소자에서요구되는사항을유기적으로판단하여설계할수 있는통합설계플랫폼을구축한다.
Abstract translation: 本发明涉及一种用于连接用于有效的电子和光学装置设计的装置和材料的自一体集成计算机化设计系统。 具体而言,现有的器件设计方法是通过使用给定材料来优化效率的设计方法。在该方法中,器件设计是与材料分开的计算机化设计。 相反,在本发明中,构建用于设计和确定在现有设备中未尝试的设备所需的材料和元件的集成设计平台。
-
公开(公告)号:KR101711391B1
公开(公告)日:2017-03-02
申请号:KR1020150040635
申请日:2015-03-24
Applicant: 성균관대학교산학협력단
IPC: C01B31/04 , H01L29/786 , H01L29/66
Abstract: 그래핀의도핑방법에관한것이다.
-
-
-