동기식 통신 시스템을 위한 빠른 주파수 추정 방법
    1.
    发明公开
    동기식 통신 시스템을 위한 빠른 주파수 추정 방법 无效
    同步通信系统的快速频率估计方法

    公开(公告)号:KR1019990025508A

    公开(公告)日:1999-04-06

    申请号:KR1019970047173

    申请日:1997-09-12

    Abstract: 본 발명은 동기식 통신 시스템에서 주파수를 매우 빠르고 정확하게 추적하는 방법에 관한 것이다. 일반적으로 정확한 주파수 추정은 동기식 이동통신 시스템에서 필수적이어서 시스템의 성능에 지대한 영향을 끼친다. 단일 주파수 추정 방법 중 잘 알려진 방법 중의 하나가 케이(Kay) 의 빠른 단일 주파수 추정기(Fast Single Frequency Estimator)가 있다. 이 방법은 높은 신호 대 잡음 비에서 크레머-라오 하한(Cramer-Rao Lower Bound)에 접근한다. 그러나, 현재 이 방법은 일종의 가중 평균치를 이용하여 매 윈도우 마다 주파수를 추정하는 방법으로서 이러한 가중 평균치를 이용하여 매 윈도우 마다 주파수를 추정할 때 계산량이 윈도우 크기에 의존하게 되어 복잡하며 이를 리커시브 윈도우 방법으로 구현코자 할 때 어려운 점이 있다. 본 특허는 이러한 리커시브 윈도우 방법을 구현하는 방법을 제시하여 윈도우 크기와 무관하게 매우 작은 계산량으로도 케이(Kay)의 주파수 추정 방법과 동등한 성능을 갖도록 하고 하드웨어의 복잡도를 감소시키면서 빨리 주파수를 추정하는 방법을 제공한다.

    NRZ데이터비트동기장치
    2.
    发明授权
    NRZ데이터비트동기장치 失效
    用于同步NRZ数据位的设备

    公开(公告)号:KR1019950008461B1

    公开(公告)日:1995-07-31

    申请号:KR1019920004480

    申请日:1992-03-18

    CPC classification number: H04L7/033 H03L7/089 H03L7/093 H03L7/107 H03L7/14

    Abstract: The bit synchroniser has PLL whose loop gain is not varied sensitively to bit pattern and bit rate of NRZ data, and comprises: a phase comparator comparing the NRZ signal with the output of a VCO forming a synchronised clock pulse; a gain controller limiting the phase comparison signal to restrict the density of data transitions from the comparator; a frequency comparator comparing the VCO frequency with a signal of half the frequency of an external reference clock; a second gain controller restricting the comparator output below a predetermined level; and an N-frequency divider connecting the output of the VCO to both gain controllers. The pulse information is shaped such that its pulse width is irrelevant to either the reference or VCO clock frequencies.

    Abstract translation: 位同步器具有PLL,其环路增益不敏感地与NRZ数据的位模式和位速率变化,并且包括:相位比较器,将NRZ信号与形成同步时钟脉冲的VCO的输出进行比较; 增益控制器限制相位比较信号以限制来自比较器的数据转换的密度; 比较VCO频率与外部参考时钟频率的一半的信号的频率比较器; 第二增益控制器,将比较器输出限制在预定水平以下; 以及将VCO的输出连接到两个增益控制器的N分频器。 脉冲信息的形状使得其脉冲宽度与参考或VCO时钟频率无关。

    ISDN 교환기의 ISDN 가입자 정합장치

    公开(公告)号:KR1019930015592A

    公开(公告)日:1993-07-24

    申请号:KR1019910026072

    申请日:1991-12-30

    Abstract: 각 국의 ISDN 교환기는 가입자에서 서비스를 제공하는 종합정 보통신망(ISDN) 기능을 구현하고 있으며, 종합정보통신망 기능을 구현하고 있는 ISDN 교환기의 가입자 정합장치의 구조 ISDN 교환기에 따라 각각의 구조를 채택하고 있으나 ISDN 가입자 정합장치 구조에 따라 성능 및 가격 등에 영향을 미친다. 따라서 TDX-10 전전자 교환기 시스템에서도 ISDN 가입자에게 서비스를 제공하기 위한 종합정보통신망(ISDN) 기능구현을 위하여 시스템 성능 및 가격, 개발의 용이성 등을 고려하여 ISDN 가입자 정합장치 구조를 발명하게 되었다.
    본 발명은 개방 시스테(open system)의 계층(layer)구조에서 계층 1(Layer 1)과 계층 2(Layer 2), 계층 3(Layer 3)을 각각 분리하여 처리하는 구조로 계층 1(Layer 1)은 각 가입자가 카드(card)내에서 수행하며, 계층 2(Layer 2)는 가입자 모듈(module)단위로 모아서 처리하는 구조이다. 따라서 시스템 전체적인 구조로 볼때는 계층 2(Layer 2)를 가입자 모듈(module) 단위로 분산 처리하며, 가입자 모듈(module)내에서는 집중 처리하는 구조를 채택하고 있다.

    다중 기록방식에 의한 디지탈 교환기의 대용량 시분할 스위치 구성방법
    6.
    发明授权
    다중 기록방식에 의한 디지탈 교환기의 대용량 시분할 스위치 구성방법 失效
    如何用多种记录方式配置数字交换机的大容量时分交换机

    公开(公告)号:KR1019900001617B1

    公开(公告)日:1990-03-17

    申请号:KR1019870000766

    申请日:1987-01-31

    Abstract: During a first period, time slot data is sequentially written on SRAM-(A) by an address signal transmitted through a writing address counter and a multiplexer (MUX) and already written data is transmitted to an output subhighway terminal through a buffer (B2) by a signal provided from a CPU which designates the reading address to a reading address counter and multiplexer. During a second period, time slot data is written on SRAM-(B) by buffers (B1,B3) and already written data is transmitted to an output subhighway terminal by a signal provided from a CPU.

    Abstract translation: 在第一时段期间,通过写入地址计数器和多路复用器(MUX)发送的地址信号将时隙数据顺序地写入SRAM-(A),并且已经写入的数据通过缓冲器(B2)发送到输出高速公路终端, 通过从指定读取地址到读取地址计数器和多路复用器的CPU提供的信号。 在第二时段期间,时隙数据由缓冲器(B1,B3)写入SRAM-(B),并且已经写入的数据通过CPU提供的信号发送到输出高速公路终端。

    교환기 시스템의 제어 장치 및 그 제어 방법
    10.
    发明公开
    교환기 시스템의 제어 장치 및 그 제어 방법 无效
    交换机系统的控制装置及其控制方法

    公开(公告)号:KR1019950030575A

    公开(公告)日:1995-11-24

    申请号:KR1019940008211

    申请日:1994-04-19

    Abstract: 본 발명은 교환시스템에 관한 것으로서, 구체적으로는 디지탈 교환망에서 클럭 주파수의 동기를 성취하는 디지탈 교환기의 망동기 제어장치 및 그 제어방법에 관한 것으로, 디지탈 교환기의 자체 발진기 클럭의 출력을 지정된 주파수의 입력클럭(Fr)에 동기시키는 위상비교기(가), 제어장치(다), D/A 변환기(라), 전압제어수정 발진기(마) 및 분주기(바)를 갖는 디지탈위상 고정루우프로 구성되는 망동기 장치에 있어서, 위상비교기(가)의 검출데이타를 일정한 양씩 저장하는 이중포트의 공통메모리(M)와, 공통메모리(M)의 데이타를 받아 입력클럭(Fr)이 허용 가능한 지터성분을 포함하는 위상차 값의 위상차 한계치(L1) 및 동기성취 한계치(L2)에 따라 위상차를 비례감소 시키면서 전압제어 수정 발진기(마)에 대한 위상보정값(Wi)를 계산하여 클럭주파수를 제어 는 제어장치(다)들로 구성됨을 특징으로 한다.

Patent Agency Ranking