-
公开(公告)号:KR1020160096767A
公开(公告)日:2016-08-17
申请号:KR1020150018048
申请日:2015-02-05
Applicant: 김경수 , 한국항공대학교산학협력단
CPC classification number: H04B1/0028 , H03M1/124
Abstract: 본발명은 SDR 수신기로서, 고속의데이터를처리할수 있는레이더테스트용 SDR 수신기에관한것이다. 본발명의실시형태는입력되는 RF 신호를샘플링하여, 병렬저전압차동신호인 2채널로된 I 차동신호와 2채널로된 Q 차동신호로생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I 차동신호및 Q 차동신호의데이터량을각각감소시켜출력하는 FPGA; 및상기 FPGA의출력신호를컴퓨터로업로드하는 USB 컨트롤러;를포함할수 있다.
Abstract translation: 本发明涉及一种SDR接收机,更具体地说,涉及能够进行快速数据处理的用于雷达测试的SDR接收机。 根据本发明的实施例,SDR接收机包括:A / D转换器,被配置为对输入的RF信号进行采样以产生由两个通道组成的I差分信号和Q差分信号作为并行低电压差分信号;以及 通过所有四个通道输出I差分信号和Q差分信号; 配置为分别减少并输出I差分信号和Q差分信号的数据量的FPGA; 以及配置成在计算机中上传FPGA的输出信号的USB控制器。
-
公开(公告)号:KR1020170052244A
公开(公告)日:2017-05-12
申请号:KR1020150154460
申请日:2015-11-04
Applicant: 김경수 , 한국항공대학교산학협력단
Abstract: 본발명의실시형태는 RF 입력신호를정해진샘플링클럭으로샘플링하여, 두개의샘플링클럭간격을가지는 I1 샘플링신호및 I2 샘플링신호와, 두개의샘플링클럭간격을가지는 Q1 샘플링신호및 Q2 샘플링신호를생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I1 샘플링신호및 I2 샘플링신호의데이터량을감소시켜 I 샘플링신호로출력하며, Q1 샘플링신호및 Q2 샘플링신호의데이터량을감소시켜 Q 샘플링신호로출력하는신호처리 FPGA; 및상기 I 샘플링신호와 Q 샘플링신호를고속퓨리에변환하는 FFT 모듈; FFT 변환된값을컴퓨터로업로드하는업로드모듈;를포함하며, 상기신호처리 FPGA는, I1 샘플링신호와 I2 샘플링신호의누적평균값을이용하여데이터량감소된 I 샘플링신호를출력하며, Q1 샘플링신호와 Q2 샘플링신호의누적평균값을이용하여데이터량감소된 Q 샘플링신호를출력함을특징으로할 수있다.
-
公开(公告)号:KR1020160094687A
公开(公告)日:2016-08-10
申请号:KR1020150015982
申请日:2015-02-02
Applicant: 한국항공대학교산학협력단
CPC classification number: B64C25/001 , B64C13/00 , B64C25/50
Abstract: 본발명에따른착륙장치에조종면이구비된무인비행체는내부에엔진을탑재하고, 엔진의동력을전달받아회전하는블레이드가구비된몸체; 및몸체에서양측으로전후방에형성된복수의착륙장치;를포함하되, 복수의착륙장치각각에소정각도만큼상하로회동하는조종면을구비하여, 부착물과의엉킴없이용이하게조종할수 있는효과가있다.
Abstract translation: 根据本发明的具有起落架中的控制表面的无人驾驶飞行器包括:其中具有发动机的主体和通过从发动机接收动力而旋转的叶片; 以及多个起落架,其形成在主体的两侧的前后中,并且具有以某一角度垂直旋转的控制表面,从而容易地控制无人驾驶飞行器的方向而没有附带的缠结。
-
4.
公开(公告)号:KR101840828B1
公开(公告)日:2018-03-21
申请号:KR1020150154460
申请日:2015-11-04
Applicant: 김경수 , 한국항공대학교산학협력단
Abstract: 본발명의실시형태는 RF 입력신호를정해진샘플링클럭으로샘플링하여, 두개의샘플링클럭간격을가지는 I1 샘플링신호및 I2 샘플링신호와, 두개의샘플링클럭간격을가지는 Q1 샘플링신호및 Q2 샘플링신호를생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I1 샘플링신호및 I2 샘플링신호의데이터량을감소시켜 I 샘플링신호로출력하며, Q1 샘플링신호및 Q2 샘플링신호의데이터량을감소시켜 Q 샘플링신호로출력하는신호처리 FPGA; 및상기 I 샘플링신호와 Q 샘플링신호를고속퓨리에변환하는 FFT 모듈; FFT 변환된값을컴퓨터로업로드하는업로드모듈;를포함하며, 상기신호처리 FPGA는, I1 샘플링신호와 I2 샘플링신호의누적평균값을이용하여데이터량감소된 I 샘플링신호를출력하며, Q1 샘플링신호와 Q2 샘플링신호의누적평균값을이용하여데이터량감소된 Q 샘플링신호를출력함을특징으로할 수있다.
Abstract translation: 本发明的实施例是来采样RF输入信号以预定采样时钟,以及具有两个采样时钟间隔的,I1采样信号和I2采样信号以产生该Q1采样信号和具有两个采样时钟间隔的Q2采样信号 一个用于输出全部四个通道的A / D转换器; 所采样的信号I1和I2通过减小采样信号的数据量,并输出取样信号I,Q1信号处理FPGA并输出取样信号和Q信号样本以减小采样信号Q2的数据量; 以及FFT模块,用于对I采样信号和Q采样信号进行快速傅立叶变换; 上载模块到FFT变换的值上传给计算机;包括,和信号处理FPGA,使用I1采样的信号I2采样信号输出的累积平均值I采样信号的数据缩减,Q1采样信号的量和 并且通过使用Q2采样信号的累积平均值来输出数据量减少的Q采样信号。
-
公开(公告)号:KR101740713B1
公开(公告)日:2017-05-30
申请号:KR1020150018048
申请日:2015-02-05
Applicant: 김경수 , 한국항공대학교산학협력단
Abstract: 본발명은 SDR 수신기로서, 고속의데이터를처리할수 있는레이더테스트용 SDR 수신기에관한것이다. 본발명의실시형태는입력되는 RF 신호를샘플링하여, 병렬저전압차동신호인 2채널로된 I 차동신호와 2채널로된 Q 차동신호로생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I 차동신호및 Q 차동신호의데이터량을각각감소시켜출력하는 FPGA; 및상기 FPGA의출력신호를컴퓨터로업로드하는 USB 컨트롤러;를포함할수 있다.
Abstract translation: 本发明涉及SDR接收器,并且涉及能够处理高速数据的用于雷达测试的SDR接收器。 本发明的实施方式的A / d转换器,采样的RF信号被输入时,通过产生在I的差分信号和Q差分信号,以2通道2通道平行于低电压差分信号输出到所有四个通道; 一种用于分别减少和输出I差分信号和Q差分信号的数据量的FPGA; 还有一个USB控制器,用于将FPGA的输出信号上传到计算机。
-
-
-
-