-
公开(公告)号:DE112012001469B4
公开(公告)日:2022-04-21
申请号:DE112012001469
申请日:2012-02-09
Applicant: IBM
Inventor: YANG YI , GAO DONGXUE , LI CHAOGUANG , LIU YANG
IPC: G06F12/08 , G06F11/14 , G06F12/0866 , G06F12/121
Abstract: Verfahren zum Verwalten eines Hochgeschwindigkeitsspeichers, wobei entsprechende unfreie Indizes für verschiedene Typen von Niedriggeschwindigkeitsspeichern eingeteilt werden, der unfreie Index Indexeinträge aufweist, der Indexeintrag eine Speichereinheit in einem Hochgeschwindigkeitsspeicher anzeigt, die dem entsprechenden Niedriggeschwindigkeitsspeicher zugewiesen ist, und die Speichereinheit in dem Hochgeschwindigkeitsspeicher durch Herabstufen des Indexeintrags aus dem unfreien Index freigegeben wird, wobei das Verfahren aufweist:Erfassen (201) von Grenzleistungsrückgängen, die jeweiligen unfreien Indizes entsprechen, als Reaktion auf ein Empfangen einer Herabstufungsanforderung, wobei der Grenzleistungsrückgang eine Änderung der Leseoperationszeit eines Prozessors darstellt, die durch Ausführen einer Herabstufungsoperation in einem entsprechenden unfreien Index hervorgerufen wurde;Vergleichen (202) der Grenzleistungsrückgänge der entsprechenden unfreien Indizes und Auswählen eines unfreien Indexes als Herabstufungsindex, dessen Grenzleistungsrückgang eine Herabstufungsbedingung erfüllt; undAuswählen (203) eines Indexeintrags aus dem Herabstufungsindex, um die Herabstufungsoperation auszuführen;wobei das Erfassen (201) eines Grenzleistungsrückgangs, der einem entsprechenden unfreien Index entspricht, aufweist:Erfassen eines Grenztrefferraterückgangs, der dem unfreien Index entspricht;Erfassen einer synthetisierten Antwortzeit, die dem unfreien Index entspricht, wobei es sich bei der synthetisierten Antwortzeit, die dem unfreien Index entspricht, um einen gewichteten Mittelwert vorhergesagter Werte der mittleren Antwortzeit der Niedriggeschwindigkeitsspeicher handelt, die gemäß vorhergesagten Anzahlen von Zugriffen dem unfreien Index entsprechen; und Multiplizieren des Grenztrefferraterückgangs mit der synthetisierten Antwortzeit und Betrachten dieses Produkts als Grenzleistungsrückgang.
-
公开(公告)号:GB2504915A
公开(公告)日:2014-02-19
申请号:GB201119649
申请日:2010-07-29
Applicant: IBM
Inventor: LIU YANG , LIN YI FAN , HE YIN HY , YANG HAO
IPC: H04L7/04
Abstract: The present invention discloses a method and system for detecting the frame boundary of a data stream received in Forward Error Correction layer in the Ethernet. The method comprises: intercepting data with the length of a frame from the data stream; validating FEC check for the data with the length of a frame from the start position of the data with the length of a frame; if the FEC check for the data with the length of a frame is not correct, then from the next bit of the ending position of the data with the length of a frame, assuming the data stream position jumping sbn bits as the start position of next frame of data to be intercepted, wherein sbn is an integer that is larger than the pipeline delay of the hardware circuit in FEC layer in the Ethernet and is prime with the length of the frame; returning to the intercepting step; if the FEC check for the data with the length of a frame is correct, the start position of the data with the length of a frame is determined to be the frame boundary position of the data stream. The present invention can increase the speed of frame boundary detection and the speed of frame synchronization without adding any overheads of hardware.
-
公开(公告)号:AU2021291706A1
公开(公告)日:2022-11-10
申请号:AU2021291706
申请日:2021-06-16
Applicant: IBM
Inventor: LIU YANG , XU YUE , GOU PENG FEI , LI MENG , ZHAO XING
IPC: G06F11/34
Abstract: A method comprises receiving a workload for a computer system; sweeping at least one parameter of the computer system while executing the workload; monitoring one or more characteristics of the computer system while sweeping the at least one parameter, the one or more characteristics including total power consumption of the computer system; generating a power profile for the workload that indicates a respective selected value for the at least one parameter based on analysis of the monitored total power consumption of the computer system while sweeping the at least one parameter, and executing the workload based on the respective selected value of the at least one parameter.
-
公开(公告)号:DE112018002960B4
公开(公告)日:2021-07-01
申请号:DE112018002960
申请日:2018-07-16
Applicant: IBM
Inventor: WRIGHT STEVEN LORENZ , LIU YANG
IPC: B81B1/00
Abstract: Flüssigkeits-Ausgabevorrichtung (200), die aufweist:ein erstes Substrat (210), das einen in dem ersten Substrat gebildeten Behälter (222) aufweist;eine in dem Behälter (222) aufgenommene Flüssigkeit (230);eine auf der Oberfläche des ersten Substrats angeordnete Membran (220), die eine Öffnung des Behälters (222) bedeckt;ein auf das erste Substrat (210) geklebtes zweites Substrat (209), wobei das zweite Substrat eine Behälterdichtung (206) aufweist;eine auf einer Innenfläche der Membran (220) angeordnete hydrophobe Schicht (224), wobei durch die hydrophobe Schicht (224) ein Luftpolster zwischen einer Oberfläche der Flüssigkeit und der Membran (220) gebildet ist;Elektroden, die in elektrischem Kontakt mit der Membran (220) stehen; undeine auf einer Oberfläche des Behälters (222) gegenüber der Membran (220) angeordnete hydrophile Schicht (232).
-
公开(公告)号:DE112018002960T5
公开(公告)日:2020-04-02
申请号:DE112018002960
申请日:2018-07-16
Applicant: IBM
Inventor: WRIGHT STEVEN LORENZ , LIU YANG
IPC: B81B1/00
Abstract: Ausführungsformen der vorliegenden Erfindung betreffen eine Flüssigkeits-Ausgabevorrichtung. Ein nicht als Einschränkung zu verstehendes Beispiel der Vorrichtung beinhaltet ein Substrat mit einem in einer Oberfläche des Substrats gebildetem Hohlraum. Die Vorrichtung kann auch eine auf der Oberfläche des Substrats angeordnete Membran enthalten, die eine Öffnung des Hohlraums bedeckt. Die Vorrichtung kann auch eine auf der Membran angeordnete hydrophobe Schicht enthalten. Die Vorrichtung kann auch eine zwischen der Membran und dem Substrat angeordnete Dichtung enthalten, wobei die Dichtung die Öffnung des Hohlraums umgibt. Die Vorrichtung kann auch eine mit der Membran verbundene Elektrodenschicht enthalten.
-
公开(公告)号:GB2504027B
公开(公告)日:2014-09-03
申请号:GB201318525
申请日:2012-02-09
Applicant: IBM
Inventor: YANG YI , GAO DONGXUE , LI CHAOGUANG , LIU YANG
IPC: G06F12/12 , G06F12/0866 , G06F12/121
Abstract: A mechanism is provided for managing a high speed memory. An index entry indicates a storage unit in the high speed memory. A corresponding non-free index is set for a different type of low speed memory. The indicated storage unit in the high speed memory is assigned to a corresponding low speed memory by including the index entry in the non-free index. The storage unit in the high speed memory is recovered by demoting the index entry from the non-free index. The mechanism acquires a margin performance loss corresponding to a respective non-free index in response to receipt of a demotion request. The margin performance loss represents a change in a processor read operation time caused by performing a demotion operation in a corresponding non-free index. The mechanism compares the margin performance losses of the respective non-free indexes and selecting a non-free index whose margin performance loss satisfies a demotion condition as a demotion index. The mechanism selects an index entry from the demotion index to perform the demotion operation.
-
公开(公告)号:DE112012001469T5
公开(公告)日:2013-12-24
申请号:DE112012001469
申请日:2012-02-09
Applicant: IBM
Inventor: YANG YI , LI CHAOGUANG , LIU YANG , GAO DONGXUE
IPC: G06F12/08 , G06F12/0866 , G06F12/121
Abstract: Die vorliegende Erfindung stellt ein Verfahren zum Verwalten eines Hochgeschwindigkeitsspeichers bereit, wobei ein Indexeintrag eine Speichereinheit in dem Hochgeschwindigkeitsspeicher anzeigt, ein entsprechender unfreier Index für einen anderen Typ von Niedriggeschwindigkeitsspeicher gewählt wird, die angezeigte Speichereinheit in dem Hochgeschwindigkeitsspeicher einem entsprechenden Niedriggeschwindigkeitsspeicher durch Einfügen des Indexeintrags in den unfreien Index zugewiesen wird und die Speichereinheit in dem Hochgeschwindigkeitsspeicher durch Herabstufen des Indexeintrags aus dem unfreien Index freigegeben wird, wobei das Verfahren aufweist: Erfassen eines Grenzleistungsrückgangs, der einem entsprechenden unfreien Index entspricht, als Reaktion auf das Empfangen einer Herabstufungsanforderung, wobei der Grenzleistungsrückgang eine Änderung der Leseoperationszeit des Prozessors darstellt, die durch Ausführen einer Herabstufungsoperation in einem entsprechenden unfreien Index verursacht wurde; Vergleichen der Grenzleistungsrückgänge der entsprechenden unfreien Indizes und Auswählen eines unfreien Indexes als Herabstufungsindex, dessen Grenzleistungsrückgang eine Herabstufungsbedingung erfüllt; und Auswählen eines Indexeintrags aus dem Herabstufungsindex, um die Herabstufungsoperation auszuführen. Das Verfahren verbessert den zumutbaren Aufwand der Herabstufungsoperation und verbessert die Gesamtleistung des Systems.
-
公开(公告)号:DE112010003445B4
公开(公告)日:2013-07-11
申请号:DE112010003445
申请日:2010-07-29
Applicant: IBM
Inventor: LIU YANG , YANG HAO , LIN YI FAN , HE YIN HY
IPC: H04L7/04
Abstract: Verfahren zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht (Forward Error Correction (FEC) layer) im Ethernet empfangenen Datenstroms, wobei das Verfahren Folgendes umfasst: Abtrennen von Daten mit der Länge eines Rahmens vom Datenstrom; Durchführen einer Gültigkeitsprüfung der FEC-Prüfung für die Daten mit der Länge eines Rahmens von der Startposition der Daten mit der Länge eines Rahmens; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens nicht korrekt ist, Annehmen der vom nächsten Bit der Endposition der Daten mit der Länge eines Rahmens um sbn Bit weitergesprungenen Datenstromposition als Startposition des nächsten abzutrennenden Datenrahmens, wobei sbn eine ganze Zahl ist, die größer als die Pipeline-Verzögerung der Hardware-Schaltung in der FEC-Schicht im Ethernet und teilerfremd mit der Länge des Rahmens ist. Zurückkehren zum Abtrennschritt; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens korrekt ist, Festlegen der Startposition der aktuellen Daten mit der Länge eines Rahmens als Rahmengrenzenposition des Datenstroms.
-
公开(公告)号:DE112010003445T5
公开(公告)日:2012-11-29
申请号:DE112010003445
申请日:2010-07-29
Applicant: IBM
Inventor: LIU YANG , YANG HAO , LIN YI FAN , HE YIN HY
IPC: H04L7/04
Abstract: Die vorliegende Erfindung offenbart ein Verfahren und ein System zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht im Ethernet empfangenen Datenstroms. Das Verfahren umfasst Folgendes: Abtrennen von Daten mit der Länge eines Rahmens vom Datenstrom; Gültigkeitsprüfung der FEC-Prüfung für die Daten mit der Länge eines Rahmens von der Startposition der Daten mit der Länge eines Rahmens; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens nicht korrekt ist, Annehmen der vom nächsten Bit der Endposition der Daten mit der Länge eines Rahmens um sbn Bit weitergesprungenen Datenstromposition als Startposition des nächsten abzutrennenden Datenrahmens, wobei sbn eine ganze Zahl ist, die größer als die Pipeline-Verzögerung der Hardware-Schaltung und teilerfremd mit der Länge des Rahmen ist; Zurückkehren zum Abtrennschritt; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens korrekt ist, wird die Startposition der Daten mit der Länge eines Rahmens als Rahmengrenzenposition des Datenstroms festgelegt. Die vorliegende Erfindung kann die Geschwindigkeit der Rahmengrenzenerkennung und die Geschwindigkeit der Rahmensynchronisation erhöhen, ohne den Hardware-Aufwand zu vergrößern.
-
-
-
-
-
-
-
-