3.
    发明专利
    未知

    公开(公告)号:FR2788614B1

    公开(公告)日:2001-02-23

    申请号:FR9900447

    申请日:1999-01-18

    Abstract: The random number generator circuit receives digital input signals (Se) from a noise source (1). A pseudo random number generator (3) is passed a digital signal (Si) from the logic circuit. A memory unit (5) collects the random generator output (Ss) and passes a signal back to the logic circuit (Sr). The resultant output signal from the random generator is passed to the output interface (4).

    GENERATION DE NOMBRES DE FACON NON DETERMINISTE

    公开(公告)号:FR2888350A1

    公开(公告)日:2007-01-12

    申请号:FR0552046

    申请日:2005-07-05

    Abstract: L'invention concerne un procédé de détermination de l'entropie d'une source de bruit (2) fournissant un flux de bits (BS), un procédé et dispositif de génération d'un flux de bits consistant à paralléliser le flux de bits pour obtenir des premiers mots sur un premier nombre (n1) de bits, appliquer aux mots successifs une fonction (2) de compression, et évaluer (7) un deuxième nombre (n2) de bits sur lequel ladite fonction de compression fournit ses résultats, le deuxième nombre représentant le nombre de bits utiles dans les premiers mots.

    MASQUAGE DE MOTS BINAIRES TRAITES PAR UN CIRCUIT INTEGRE

    公开(公告)号:FR2879383A1

    公开(公告)日:2006-06-16

    申请号:FR0452968

    申请日:2004-12-14

    Abstract: L'invention concerne un procédé et un circuit de masquage d'un mot numérique (DATAi) par application d'une bijection aléatoire, consistant à appliquer au moins une première opération consistant à sélectionner (31) un sous-ensemble non disjoint dudit mot dont la position et la taille dépendent d'une première quantité aléatoire (K1), et à attribuer (32) à chaque bit du sous-ensemble, l'état du bit de position symétrique par rapport au milieu du sous-ensemble, de façon à obtenir une quantité numérique masquée (MDATAi).

    VERIFICATION D'UN FLUX DE BITS
    8.
    发明专利

    公开(公告)号:FR2872357A1

    公开(公告)日:2005-12-30

    申请号:FR0451325

    申请日:2004-06-24

    Abstract: L'invention concerne un procédé et un circuit de détection d'une éventuelle perte de caractère équiprobable d'un premier flux de bits de sortie (NBS1) issu d'au moins un premier élément de normalisation (3) d'un flux de bits initial (BS), consistant à soumettre le flux initial à au moins un deuxième élément de normalisation (4) de nature différente du premier, apparier (8), bit à bit, les flux issus des deux éléments, et vérifier (5, 9) l'équirépartition des paires d'états différents.

Patent Agency Ranking