-
公开(公告)号:FR2829331B1
公开(公告)日:2004-09-10
申请号:FR0111430
申请日:2001-09-04
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN , CHABANNE HERVE
-
公开(公告)号:FR2823398A1
公开(公告)日:2002-10-11
申请号:FR0104586
申请日:2001-04-04
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN , WUIDART LUC , GUETTE FRANCOIS
IPC: G06F12/14 , G06F21/73 , G06F21/75 , G06K17/00 , G07F7/10 , G07F7/12 , G09C1/00 , H01L23/544 , H01L23/58 , H04L9/10 , H04L9/32 , G06K19/07
Abstract: The invention relates to a method and a circuit for extracting a secret datum (s) from an integrated circuit involved in an authentication procedure by means of an external device that takes account of said secret datum. Said secret datum is generated upon request and made ephemeral.
-
公开(公告)号:FR2788614B1
公开(公告)日:2001-02-23
申请号:FR9900447
申请日:1999-01-18
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN
IPC: G06F7/58
Abstract: The random number generator circuit receives digital input signals (Se) from a noise source (1). A pseudo random number generator (3) is passed a digital signal (Si) from the logic circuit. A memory unit (5) collects the random generator output (Ss) and passes a signal back to the logic circuit (Sr). The resultant output signal from the random generator is passed to the output interface (4).
-
公开(公告)号:FR2888350A1
公开(公告)日:2007-01-12
申请号:FR0552046
申请日:2005-07-05
Applicant: ST MICROELECTRONICS SA
Inventor: TEGLIA YANNICK , LIARDET PIERRE YVAN
Abstract: L'invention concerne un procédé de détermination de l'entropie d'une source de bruit (2) fournissant un flux de bits (BS), un procédé et dispositif de génération d'un flux de bits consistant à paralléliser le flux de bits pour obtenir des premiers mots sur un premier nombre (n1) de bits, appliquer aux mots successifs une fonction (2) de compression, et évaluer (7) un deuxième nombre (n2) de bits sur lequel ladite fonction de compression fournit ses résultats, le deuxième nombre représentant le nombre de bits utiles dans les premiers mots.
-
公开(公告)号:FR2879383A1
公开(公告)日:2006-06-16
申请号:FR0452968
申请日:2004-12-14
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN , TEGLIA YANNICK
Abstract: L'invention concerne un procédé et un circuit de masquage d'un mot numérique (DATAi) par application d'une bijection aléatoire, consistant à appliquer au moins une première opération consistant à sélectionner (31) un sous-ensemble non disjoint dudit mot dont la position et la taille dépendent d'une première quantité aléatoire (K1), et à attribuer (32) à chaque bit du sous-ensemble, l'état du bit de position symétrique par rapport au milieu du sous-ensemble, de façon à obtenir une quantité numérique masquée (MDATAi).
-
公开(公告)号:FR2850811A1
公开(公告)日:2004-08-06
申请号:FR0301073
申请日:2003-01-30
Applicant: ST MICROELECTRONICS SA
Inventor: TEGLIA YANNICK , LIARDET PIERRE YVAN
IPC: H04L9/06 , H04L9/28 , G06K19/073
Abstract: The method involves rendering physical traces of an integrated circuit to execute an encryption function of an input data, using a secret quantity (K). The function is executed by masking the input data and unmasking the result of encryption function, by using a random number (R). The masking and unmasking are performed by using two functionally identical operators (OP, OP) that having respective different physical traces. The physical traces on the integrated circuit corresponds to the change in circuit temperature or current consumption. An independent claim is also included for an integrated circuit.
-
公开(公告)号:FR2796736B1
公开(公告)日:2001-11-30
申请号:FR9909395
申请日:1999-07-20
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN
-
公开(公告)号:FR2872357A1
公开(公告)日:2005-12-30
申请号:FR0451325
申请日:2004-06-24
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN , TEGLIA YANNICK
IPC: H03K3/84
Abstract: L'invention concerne un procédé et un circuit de détection d'une éventuelle perte de caractère équiprobable d'un premier flux de bits de sortie (NBS1) issu d'au moins un premier élément de normalisation (3) d'un flux de bits initial (BS), consistant à soumettre le flux initial à au moins un deuxième élément de normalisation (4) de nature différente du premier, apparier (8), bit à bit, les flux issus des deux éléments, et vérifier (5, 9) l'équirépartition des paires d'états différents.
-
公开(公告)号:FR2844896A1
公开(公告)日:2004-03-26
申请号:FR0211657
申请日:2002-09-19
Applicant: ST MICROELECTRONICS SA
Inventor: DEVEAUD VINCENT , LIARDET PIERRE YVAN
Abstract: Power supply method for an asynchronous calculation element (1) of an integrated circuit, whereby the power supplied is randomly varied. An Independent claim is made for a power supply circuit for an asynchronous processing element of an integrated circuit with a variable power supply (2) controlled in a random or pseudo-random manner.
-
公开(公告)号:FR2844891A1
公开(公告)日:2004-03-26
申请号:FR0211671
申请日:2002-09-20
Applicant: ST MICROELECTRONICS SA
Inventor: LIARDET PIERRE YVAN
Abstract: The digital data is factorized by a residue number system based on finite base of numbers or polynomials prime to one another. An Independent claim is also included for circuit of algorithm processing of data factorized by residue number system.
-
-
-
-
-
-
-
-
-