Abstract:
본 발명은 라이브러리 장치를 구성하는 요소의 일부에 고장이 발생한 경우에, 라이브러리 장치 전체의 동작을 계속할 수 있는 동시에 고장 개소를 특정할 수 있는 라이브러리 장치를 제공하는 것을 목적으로 한다. 라이브러리 장치(1)를 이중화된 라이브러리 컨트롤러(Lct1 및 Lct2) 및 이중화된 드라이브 커맨드 패스(P1 및 P2)를 구비하여 구성하고, 또한 라이브러리 컨트롤러(Lct1)의 라이브러리 컨트롤러측 포트를 포트(14 및 15)에 의해 이중화하여 각각을 이중화된 드라이브 커맨드 패스(P1 및 P2)에 접속하며, 라이브러리 컨트롤러(Lct2)의 라이브러리 컨트롤러측 포트를 포트(24 및 25)에 의해 이중화하여 각각을 이중화된 드라이브 커맨드 패스(P1 및 P2)에 접속한다.
Abstract:
본 발명은 복수의 기억 장치를 제어하는 복수의 제어 모듈을 갖는 기억 시스템에 관한 것으로, 제어 모듈의 수가 증가하더라도 저레이턴시의 응답을 유지하면서 실장 구성을 용이하게 하는 것을 목적으로 한다. 복수의 기억 장치(2-0∼2-35)를 백 엔드 라우터(5-0∼5-7)로 각 제어 모듈(4-0∼4-7)의 제2 인터페이스(42)에 접속하고, 모든 제어 모듈이 모든 기억 장치에 액세스할 수 있는 용장성(冗長性)을 유지한다. 또한, 제어 모듈과 제1 스위치 유닛을 백 패널(7)에 인터페이스를 구성하는 신호수가 적은 직렬 버스로 접속한다. 이에 따라, 프린트 기판에서의 실장이 가능하게 된다.
Abstract:
본 발명의 메모리 서브시스템(memory subsystem)은 세그먼트 레벨 스페어링(segment level sparing)을 포함한다. 메모리 서브시스템은 세그먼트 레벨 스페어링을 갖는 캐스케이드형 상호 접속 시스템(cascaded interconnect system)을 포함한다. 캐스케이드형 상호 접속 시스템은 2개 이상의 메모리 어셈블리와 메모리 버스를 포함한다. 메모리 버스는 다수의 세그먼트를 포함하고, 메모리 어셈블리는 메모리 버스를 통해 상호 접속된다.
Abstract:
Examples of a resilient memory fabric comprise a network of memory components, each memory component comprising a respective memory address space, wherein the memory fabric comprises the aggregated respective memory as a single addressable memory space. A first memory component of the network of memory components may comprise a first memory local non-transitory machine readable storage medium that stores a set of labeled routes to other memory components in the memory fabric; and a first memory processor that executes machine-readable instructions that cause the first memory component to route data along a selected labeled route.
Abstract:
A high performance computing (HPC) system includes computing blades having a first region that includes processors for performing a computation, and a second region that includes non-volatile memory for use in performing the computation and another computing processor for performing data movement and storage. Because data movement and storage are offloaded to the secondary processor, the processors for performing the computation are not interrupted to perform these tasks. A method for use in the HPC system receives instructions in the computing processors and first data in the memory. The method includes receiving second data into the memory while continuing to execute the instructions in the computing processors, without interruption. A computer program product implementing the method is also disclosed.
Abstract:
According to the conventional art disk array system, when a drive box of a first chassis is blocked, all the drive boxes of a second chassis connected subsequently therefrom will be blocked, and the data in the drive boxes arranged subsequently therefrom cannot be recovered based on the RAID configuration. Even if the data could be recovered based on RAID configuration, it is necessary to perform the recovery process based on RAID in all the subsequently arranged drive boxes, according to which the performance is deteriorated. The present system stores a first drive box in a first chassis out of a plurality of chassis, and a second drive box and a third drive box are stored in a second chassis. One of a plurality of expander controllers within the first drive box is connected to an expander controller in the second drive box, and the other expander controller is connected to an expander controller in the third drive box.
Abstract:
Continuous recording multichannel disk-based data logging apparatus. The apparatus includes a plurality of disk drives and an interface including a plurality of parallel inputs. The interface is responsive to data at the inputs to write the data on an active plurality of the disk drives, at least one disk drive being idle. The interface is responsive to a user request for data on one of the active disk drives to substitute an idle disk drive into the active plurality in place of that one, to read the requested data, and to cause that one to become idle.