Abstract:
L'invention concerne un procédé et un dispositif pour estimer une première valeur (+a) d'un signal formé d'une suite de valeurs correspondant soit à ladite première valeur (+a) soit à une deuxième valeur (-a) égale à l'opposé de la première valeur, le signal pouvant prendre d'autres valeurs que lesdites première et deuxième valeurs par suite de bruit.
Abstract:
L'invention concerne un procédé de protection de l'exécution d'un programme principal (Pg) contre d'éventuels déroutements, comporte les étapes de, lors d'une instruction du programme principal, déclencher un compteur temporel (TIMER) d'un compte donné fonction d'instructions qui suivent du programme principal, et exécuter une fois que le compteur a atteint son compte au moins une instruction d'un programme secondaire dont dépend le résultat du programme principal.
Abstract:
L'invention concerne un dispositif de décalage en anneau (40) recevant N symboles, répartis en n 2 groupes distincts de n 1 symboles, et appliquant un décalage total aux N symboles. Le dispositif comprend n 2 premiers dispositifs de décalage (22) appliquant chacun un premier décalage à l'un des groupes de n 1 symboles ; un module de réarrangement (26) recevant les N symboles fournis par les premiers dispositifs et fournissant N symboles répartis, de façon déterminée, en n 1 ensembles distincts de n 2 symboles ; n 1 seconds dispositifs de décalage (28) appliquant chacun un second décalage à l'un des ensembles de n 2 symboles ; un module de commande fournissant, à chaque premier dispositif (22), un même signal bs_ctrl1 représentatif du premier décalage, et fournissant, à chaque second dispositif (28), un même signal bs_ctr12 représentatif du second décalage ; et un module de permutation (42) permutant au moins deux symboles parmi les N symboles.
Abstract:
L'invention concerne un procédé et un circuit de protection d'une quantité numérique (d) sur un premier nombre de bits (n), dans un algorithme exécutant au moins une exponentiation modulaire d'une donnée (M) par ladite quantité, lesdites étapes comprenant au moins une élévation au carré et au moins une multiplication et mettant en oeuvre, pour chaque bit de ladite quantité, des étapes de calcul différentes selon l'état dudit bit, un même nombre de multiplications étant effectuées quel que soit l'état dudit bit et toutes les étapes de calcul (34, 35, 35') utilisant une multiplication étant prises en compte pour calculer un résultat final (S 0 ).
Abstract:
L'invention concerne un procédé et un circuit de protection d'un circuit intégré (20) contre une extraction de données (DATA) lues dans au moins une mémoire (13), consistant à comparer chaque mot de données devant sortir du circuit intégré par rapport à au moins une valeur interdite (FDATA) stockée dans ce circuit, et à générer un signal d'erreur (ALARM) en cas d'identité entre la valeur interdite et la donnée en attente de sortie.
Abstract:
L'invention concerne un procédé et un système d'alignement d'un équipement de prise et pose de puces de circuits intégrés (IC), avec une origine d'une plaquette (P') portant ces circuits, consistant à rechercher optiquement sur la plaquette, au moins un motif de référence réalisé, lors de la fabrication des circuits intégrés, dans une puce de référence (RC), le motif de référence étant distinct de motif optiquement reconnaissables des autres puces.
Abstract:
L'invention concerne un dispositif de lecture et/ou d'écriture d'un disque tournant comprenant un dispositif optoélectromécanique (100) mobile placé au-dessus du disque et relié à une carte mère (200) par l'intermédiaire d'un ensemble de fils électriques. Le dispositif optoélectromécanique comprend des actionneurs (101), une diode laser (102), des photodétecteurs (103) et un circuit électronique (104), chaque photodétecteur fournissant au circuit électronique un signal électrique analogique proportionnel au signal lumineux reçu, le circuit électronique commandant la diode et les actionneurs. Le circuit électronique comprend un convertisseur (105) numérisant les signaux provenant des photodétecteurs et transmettant les signaux numérisés à un module de traitement numérique (106) fournissant des informations de positionnement (@, Δ) du dispositif optoélectromécanique par rapport au disque, et un signal d'horloge de référence (Ck) dont la période correspond sensiblement à un multiple ou à un sous-multiple de la durée correspondant au survol par le dispositif optoélectromécanique d'un bit du disque.
Abstract:
L'invention concerne un procédé et un circuit de détection d'une éventuelle perte de caractère équiprobable d'un premier flux de bits de sortie (NBS1) issu d'au moins un premier élément de normalisation (3) d'un flux de bits initial (BS), consistant à analyser le débit de l'élément de normalisation.
Abstract:
L'invention concerne un procédé de formation d'un évidement oblique (21) de dimension minimale inférieure à 10 µm dans une plaquette disposée dans un réacteur de gravure plasma dans lequel le plasma s'étend le long de la surface de plaquette, consistant à former des discontinuités dans le contour du plasma et de sa gaine au voisinage immédiat de la plaquette dans des zones où l'on souhaite former des évidements délimités par des ouvertures (13) dans un masque de protection (12) à la surface de la plaquette.