-
公开(公告)号:KR1020020021284A
公开(公告)日:2002-03-20
申请号:KR1020000054060
申请日:2000-09-14
Applicant: 삼성전자주식회사
IPC: H01L27/11 , H01L21/8244
Abstract: PURPOSE: A static random access memory(SRAM) having a vertical load resistor is provided to improve symmetry of an SRAM cell, a low voltage characteristic and a data retention characteristic, by respectively forming the first and second vertical load resistors in the first and second node holes penetrating an interlayer dielectric. CONSTITUTION: An isolation layer(53) formed in a predetermined region of a semiconductor substrate(51) confines an active region. The first and second drive transistors(TD1,TD2) are formed in the active region, sharing one source region. The interlayer dielectric covers the entire surface of the semiconductor substrate, including the first and second drive transistors. The first node hole(H1) exposes a drain region(57a) of the first drive transistor and a gate electrode(55b) of the second drive transistor, penetrating the interlayer dielectric. The second node hole(H2) exposes a drain region(57b) of the second drive transistor and a gate electrode(55a) of the first drive transistor. The first vertical load resistor fills the inside of the first node hole, electrically connected to the drain region of the second drive transistor and the gate electrode of the first drive transistor. The second vertical load resistor fills the inside of the second node hole, electrically connected to the drain region of the second drive transistor and the gate electrode of the first drive transistor.
Abstract translation: 目的:提供具有垂直负载电阻器的静态随机存取存储器(SRAM),以通过分别形成第一和第二垂直负载电阻器中的第一和第二垂直负载电阻器来改善SRAM单元的对称性,低电压特性和数据保持特性 贯穿层间电介质的节点孔。 构成:形成在半导体衬底(51)的预定区域中的隔离层(53)限制有源区。 第一和第二驱动晶体管(TD1,TD2)形成在有源区域中,共享一个源极区域。 层间电介质覆盖包括第一和第二驱动晶体管的半导体衬底的整个表面。 第一节点孔(H1)暴露第一驱动晶体管的漏极区域(57a)和穿过层间电介质的第二驱动晶体管的栅电极(55b)。 第二节点孔(H2)暴露第二驱动晶体管的漏极区域(57b)和第一驱动晶体管的栅电极(55a)。 第一垂直负载电阻器填充第一节点孔的内部,电连接到第二驱动晶体管的漏极区域和第一驱动晶体管的栅极电极。 第二垂直负载电阻器填充第二节点孔的内部,电连接到第二驱动晶体管的漏极区域和第一驱动晶体管的栅极电极。
-
公开(公告)号:KR1020020017637A
公开(公告)日:2002-03-07
申请号:KR1020000051117
申请日:2000-08-31
Applicant: 삼성전자주식회사
IPC: H03K19/00
Abstract: PURPOSE: A multi input clock selector is provided, which reduces a time required to change a clock selection. CONSTITUTION: The clock selector(100) is connected to two oscillators generating the first and the second clock signal(CLK1,CLK2) respectively. The clock selector outputs one of the clock signals as a selected clock signal(CLKOUT) in response to the first and the second selection signal(SEL1,SEL2). The clock selector includes the first and the second front AND gate(102,112), the first and the second latch(104,114), the first and the second rear AND gate(106,116), the first and the second D-flip flop(108,118) and an OR gate(110). The first and the second latch are constituted with D-type active row latches. An output signal(Q) of the first D-flip flop is fed back to an input of the second front AND gate and an output signal(Q) of the second D-flip flop is fed back to an input of the first front AND gate. The OR gate performs an OR operation of output signals of the second front and rear AND gates, and outputs a selection clock signal(CLKOUT).
Abstract translation: 目的:提供多输入时钟选择器,减少了更改时钟选择所需的时间。 构成:时钟选择器(100)分别连接到产生第一和第二时钟信号(CLK1,CLK2)的两个振荡器。 响应于第一和第二选择信号(SEL1,SEL2),时钟选择器输出其中一个时钟信号作为选择的时钟信号(CLKOUT)。 时钟选择器包括第一和第二正与门(102,112),第一和第二锁存器(104,114),第一和第二后与门(106,116),第一和第二D-触发器(108,118) 和一个或门(110)。 第一和第二锁存器由D型有源行锁存器构成。 第一D触发器的输出信号(Q)被反馈到第二前与门的输入端,并且第二D触发器的输出信号(Q)被反馈到第一前端AND的输入端 门。 或门对第二前后AND门的输出信号执行OR运算,并输出选择时钟信号(CLKOUT)。
-
公开(公告)号:KR1020010029411A
公开(公告)日:2001-04-06
申请号:KR1019990049951
申请日:1999-11-11
Applicant: 삼성전자주식회사
CPC classification number: H04B10/2507 , H04B10/505 , H04B10/5561 , H04B10/697
Abstract: PURPOSE: An optical transmission system having a transmitter and a receiver is provided to convert a video signal into an optical signal to transmit the optical signal, and to restore the converted optical signal into the original video signal. Therefore, data transmissions are performed at a high speed and an EMI(Electro Magnetic Interference) noise is removed. CONSTITUTION: A video controller(10) separates video signals into a color signal and horizontal/vertical synchronous signals, and responds to a predetermined data enable signal and a clock signal, then transmits the color signal and the horizontal/vertical synchronous signals. A transmitter(12) performs a screw compensation or a compression for signals applied from the video controller(10), and converts the compressed signals into driving currents. A VCSEL(Vertical Cavity Surface Emitting Laser)(14) converts the driving currents into optical signals, and outputs the optical signals. A POF(Plastic Optical Fiber)(15) composed of channels transmits the optical signals. A PD(Photo Diode)(16) converts the optical signals into current signals, and outputs the current signals. A receiver(17) converts the current signals into voltage signals, and performs a compression cancellation and a screw compensation for the voltage signals, then restores the converted signals into original signals.
Abstract translation: 目的:提供一种具有发射机和接收机的光传输系统,用于将视频信号转换为光信号以发送光信号,并将转换的光信号恢复为原始视频信号。 因此,高速执行数据传输,并且去除EMI(电磁干扰)噪声。 构成:视频控制器(10)将视频信号分离为彩色信号和水平/垂直同步信号,并响应预定的数据使能信号和时钟信号,然后发送彩色信号和水平/垂直同步信号。 变送器(12)对从视频控制器(10)施加的信号执行螺杆补偿或压缩,并将压缩信号转换为驱动电流。 VCSEL(垂直腔面发射激光器)(14)将驱动电流转换为光信号,并输出光信号。 由通道组成的POF(塑料光纤)(15)发送光信号。 PD(光电二极管)(16)将光信号转换为电流信号,并输出电流信号。 接收器(17)将电流信号转换为电压信号,并对电压信号执行压缩消除和螺钉补偿,然后将转换的信号恢复为原始信号。
-
公开(公告)号:KR1019990049972A
公开(公告)日:1999-07-05
申请号:KR1019970068984
申请日:1997-12-16
Applicant: 삼성전자주식회사
IPC: F41B15/04
Abstract: 본 발명은 전기충격기에 관한 것으로서, 케이스 선단에 고압트랜스에서 인가된 고전압에 의해 방전되도록 "-"극성을 갖는 방전전극과 상기 방전전극의 내부에 위치되는 절연몰드물이 도포된 "+"극성을 갖는 방전전극을 각각 장착하고, 방전전극들 중에서 적어도 어느 하나의 방전전극에는 가스통에 저장된 가스를 외부로 분사시킬 수 있도록 하기 위해 그의 중앙면에 노즐이 마련됨으로써, 전기충격기를 휴대하고 다닐 때 휴대품들과의 상호간섭에 따른 방전전극의 변형 및 파손이 미연에 방지됨은 물론 방전전극들 상호간의 거리가 항상 일정하게 유지되어 확실한 방전을 일으킬 수 있다.
또한, 방전이 일정한 거리에서 일어남에 따라 가시효과를 보다 높일 수 있고, 전기충격기를 휴대하거나 또는 보관시 오동작을 방지하여 안전성을 향상시킬 수 있다.-
公开(公告)号:KR100191271B1
公开(公告)日:1999-06-15
申请号:KR1019950056418
申请日:1995-12-26
Applicant: 삼성전자주식회사
Inventor: 이재훈
IPC: H04N5/228
Abstract: 본 발명은 복합 신호(Composite Signal)를 신호 처리를 위해 휘도 신호와 색 신호로 분리하고 각각에 대한 별도의 신호 처리후 휘도 신호와 색 신호를 재합성시 휘도 신호와 색 신호의 입력 레벨이 상대적으로 변하지 않고 각각의 별도의 입력에 대한 휘도 신호와 색 신호가 일대일 합성 및 증폭되도록 하여 복합 신호 생성을 단순화시키는 휘도 신호와 색 신호의 일대일 비례 복합 회로에 관한 것으로, 동상 및 역상의 휘도 신호를 수신하여 증폭하는 색 신호 증폭부, 전원과 상기 휘도 신호 증폭부 및 색 신호 증폭부에 연결된 제1저항, 및 전원과 상기 휘도 신호 증폭부 및 색 신호 증폭부에 연결된 제2저항을 포함하여 구성된다.
따라서 본 발명은 간단한 회로 구성으로 각각의 별도의 입력에 대한 휘도 신호와 색 신호가 일대일 합성 및 증폭되도록 하여 복합 신호 생성을 단순화시키는 효과가 있으며, 서로 다른 신호가 서로 비례적으로 증폭되어 일대일로 합성되도록 하는 시스템에도 적용할 수 있다.-
136.
公开(公告)号:KR100188146B1
公开(公告)日:1999-06-01
申请号:KR1019950037102
申请日:1995-10-25
Applicant: 삼성전자주식회사
Inventor: 이재훈
IPC: H04N9/64
Abstract: 이 발명은 서로 다른 두 신호의 상대적 반비례 조합으로 복합 신호를 만드는 복합 회로(Mixing Circuit)에 관한 것으로서, 상기한 비디오 신호를 포함한 전기적 신호를 입력받아서, 제1 입력 신호의 변화에 따라 일정한 제2 입력 신호가 상대적으로 제1 입력 신호에 반비례 되도록 조절하여 증폭함으로써, 두 신호가 역학적인 균형을 이루는 복합 신호를 생성하기 위한 아날로그(Analog) 설계 기술로 구현된 서로 다른 두 신호의 상대적 반비례 조합으로 복합 신호를 만드는 복합 회로에 관한 것이다.
-
公开(公告)号:KR1019990018155A
公开(公告)日:1999-03-15
申请号:KR1019970041251
申请日:1997-08-26
Applicant: 삼성전자주식회사
Inventor: 이재훈
IPC: H04N9/77
Abstract: 휘도 신호와 색 신호의 일대일 비례 복합 회로를 개시한다.
본 발명의 휘도 신호와 색 신호의 일대일 비례 복합 회로는 휘도 신호 증폭부와, 색 신호 증폭부와, 제1저항 및 제2저항을 구비한다.
상기 휘도 신호 증폭부는 동상(+) 및 역상(-)의 휘도 신호(Vx)를 수신하여 증폭한다. 상기 색 신호 증폭부는 동상(+) 및 역상(-)의 색 신호(Vy)를 수신하여 증폭한다. 상기 제1저항(RL1)은 전원 (Vcc)과 상기 휘도 신호 증폭부 및 색 신호 증폭부에 연결된다. 상기 제2저항(RL2)은 전원(Vcc)과 상기 휘도 신호 증폭부 및 상기 색 신호 증폭부에 연결된다. 상기 제1저항(RL1) 및 제2저항(RL2)은 동일한 저항값을 갖는 것이 바람직하다.
따라서, 본 발명에 의하면 복합 신호를 신호 처리를 위해 휘도 신호와 색 신호로 분리하고 각각에 대한 별도의 신호 처리후 휘도 신호와 색 신호를 재 합성시 휘도 신호와 색 신호의 입력 레벨이 상대적으로 변하지 않고 각각의 별도의 입력에 대한 휘도 신호와 색 신호가 일대일 합성 및 증폭되도록 하여 복합 신호 생성을 단순화시키는 효과가 있다.-
公开(公告)号:KR1019990017322A
公开(公告)日:1999-03-15
申请号:KR1019970040223
申请日:1997-08-22
Applicant: 삼성전자주식회사
IPC: H01L21/027
Abstract: 본 발명은 패턴 형성 시 발생하는 디닝 효과와 스켈링 효과에 의한 패턴 신뢰성 저하 문제를 효과적으로 제거할 수 있는 반도체 소자 제조를 위한 마스크 패턴에 관한 것이다. 본 발명에 의한 마스크 패턴은 라인이나 바와 같이 연속적으로 곧게 뻗은 길이부에 적어도 한번 이상의 굴곡을 준 패턴을 포함한다.
-
公开(公告)号:KR1019990011459A
公开(公告)日:1999-02-18
申请号:KR1019970034563
申请日:1997-07-23
Applicant: 삼성전자주식회사
IPC: H01L21/336
Abstract: 본 발명은 반도체장치의 트랜지스터 형성방법에 관해 개시한다. 본 발명은 반도체기판에 서로 다른 기능을 갖는 반도체소자 예컨대, RAM 트랜지스터와 ROM트랜지스터를 함께 형성하여 반도체장치의 소형화를 도모한다. 이 과정에서 웰 형성과 관련된 이온주입은 RAM 및 ROM 트랜지스터의 게이트 전극이 형성되기 전에 모두 실시된다. 이에 따라 RAM영역에서는 서로 다른 형태의 트랜지스터간에 간섭을 방지하여 각 소자의 특성을 최적으로 유지할 수 있고 ROM영역에서는 채널영역의 도즈 및 에너지 최적화 문제와 프로그램 이온주입에 의한 게이트 산화 막의 손상 등을 방지하여 트랜지스터의 품질이 저하되는 것을 방지할 수 있음은 물론 다른 트랜지스터에 비해 높은 채널 턴온 전압을 갖는 ROM트랜지스터 곧, 오프 트랜지스터를 형성할 수 있다
-
公开(公告)号:KR1019980050402A
公开(公告)日:1998-09-15
申请号:KR1019960069214
申请日:1996-12-20
Applicant: 삼성전자주식회사
Inventor: 이재훈
IPC: H03G7/00
Abstract: 개시된 내용은 오디오에서 위치감지기능을 지닌 라운드볼륨에 관한 것이다. 이 장치는 종래 음량조절용 저항을 지닌 라운드볼륨에 외부키조작에 따라 변경하는 라운드볼륨의 위치를 감지하기위한 위치감지장치를 더 구비하여 구성을 이룬다. 이 장치를 이용하면 라운드볼륨의 위치가 감지되므로 볼륨모터의 구동을 정확히 제어하여 볼륨모터의 내구성을 향상시킬 수 있고 또한, 오디오의 부가적인 기능선택시에도 응용할 수 있는 잇점이 있다.
-
-
-
-
-
-
-
-
-