가상의 통신 모듈 및 이를 이용한 통신 프로토콜 검증방법
    142.
    发明公开
    가상의 통신 모듈 및 이를 이용한 통신 프로토콜 검증방법 有权
    虚拟通信模块和使用该通信模块的通信方法的验证方法

    公开(公告)号:KR1020060064966A

    公开(公告)日:2006-06-14

    申请号:KR1020040103661

    申请日:2004-12-09

    CPC classification number: H04L43/18 H04L43/14 H04L69/16

    Abstract: 본 발명은 가상의 통신 모듈 및 이를 이용한 통신 프로토콜 검증방법에 관한 것이다.
    본 발명에 따른 가상의 통신 모듈 및 이를 이용한 통신 프로토콜 검증방법은 데이터를 보내거나 받는 요청을 하는 한쌍의 메시지 큐/클라이언트와, 기 요청에 응답해서 데이터를 보내거나 받는 한쌍의 메시지 큐/서버와, 상기 메시지 큐와 연동해서 데이터를 네트워크를 통해서 보내고 받는 네트워크/클라이언트 및 네트워크/서버를 포함하는 가상의 통신 모듈을 제공한다.
    이러한 구성에 의하여, 본 발명은 통신시스템에서 운영되는 통신 프로토콜을 개발하는데 있어서 양방향 통신 환경이 소프트웨어로 구축되기 때문에 하드웨어 개발이 안된 상태에서도 통신 프로토콜 개발이 가능하며, 통신 프로토콜의 검증을 위해 별도로 모의 검증 환경을 구축할 필요가 없게 됨으로써, 개발을 상대적으로 용이하게 할 수 있으며, 모든 개발 환경이 소프트웨어로 이루어지기 때문에 디버깅이 쉬워서 개발기간을 획기적으로 줄일 수 있다.
    통신, 프로토콜, 메시지 큐, 클라이언트, 서버, 네트워크

    다중 전원 제어 장치
    143.
    发明公开
    다중 전원 제어 장치 失效
    多个电源控制设备

    公开(公告)号:KR1020060062711A

    公开(公告)日:2006-06-12

    申请号:KR1020040101648

    申请日:2004-12-06

    CPC classification number: G06F1/26

    Abstract: 본 발명은 다중 전원의 순차 공급 및 역순 차단에 관한 것으로서, 더욱 상세하게는 LCD 모듈 등과 같이 다중 전원을 공급해야하는 부품 또는 시스템에 대하여 우선순위에 따라서 복수의 전원을 순차적으로 온 시키거나 역순으로 오프 시키도록 할 수 있는 다중 전원 제어 장치에 관한 것이다. 본 발명에 따른 다중 전원 제어 장치는 하이 레벨의 온 신호를 입력단자로 인가하고, 클럭신호 입력단자로 클럭이 한 주기씩 인가될 때마다, 제어신호 발생부의 출력이 차례차례 하이 레벨로 변하면서, 다중전원의 출력들이 순차적으로 출력된다. 또한, 로우 레벨의 오프 신호를 입력단자로 인가하고, 클럭신호 입력단자로 클럭이 한 주기씩 인가될 때마다, 제어신호 발생부 출력이 역순으로 로우 레벨로 변하면서, 다중전원의 출력들이 역순으로 차단된다.
    다중 전원, 제어, 순차 공급, 역순 차단, Sequential supply for mulitple powers, Reversial supply for mulitple powers, Control for mulitple power supply

    Abstract translation: 本发明涉及多个电源的顺序供应和反向关闭,并且更具体地涉及用于根据优先级顺序依次开启或关闭多个电源的系统或方法, 更具体地说,涉及一种能够降低功耗的多电源控制装置。 根据本发明,同时施加高电平到输入端的接通信号的多个电力控制装置,并且由一个周期到时钟信号输入端所施加的时钟,依次变化为高电平产生的控制信号的输出每次 多个电源的输出顺序输出。 此外,将低电平的关断信号到输入端子,每次应用程序通过一个时钟周期与时钟信号输入端子,控制信号生成部的输出,在多的功率输出,而以相反的顺序改变到低电平,以反向 被封锁。

    부하 제어 장치
    144.
    发明公开
    부하 제어 장치 失效
    控制负荷的装置

    公开(公告)号:KR1020060006383A

    公开(公告)日:2006-01-19

    申请号:KR1020040055362

    申请日:2004-07-16

    Abstract: 본 발명은 교류 또는 직류 팬, 전등, 모터 등과 같은 부하(Load)의 회전수, 밝기, 점멸시간 등을 제어하는 장치에 관한 것으로, 사용자가 가변저항값을 변경하여 교류 전압과 직류 전압을 원하는 대역으로 조절하므로써 교류 및 직류 부하의 회전수 또는 밝기를 용이하게 조절할 수 있다. 또한, 서로 다른 주기로 동작되는 주 온 오프 조절부 및 부 온 오프 조절기에 의해 다수의 교류 및 직류 부하들이 개별적으로 구동될 수 있으며, 부하의 초기 기동시에 임의의 시간동안 높은 전압이 인가되도록 하므로써 기동 정지 현상이 없이 부하들이 안정적으로 동작될 수 있다.
    부하, 부하 강압기, 온 오프 조절기, 기동부, 릴레이, 점멸기

    보안 게이트웨이의 커널 기반 고속 침입탐지 시스템 및 그방법
    145.
    发明授权
    보안 게이트웨이의 커널 기반 고속 침입탐지 시스템 및 그방법 失效
    基于安全网关系统内核模块的入侵检测系统和方法,用于网络高速入侵检测

    公开(公告)号:KR100501210B1

    公开(公告)日:2005-07-18

    申请号:KR1020020076190

    申请日:2002-12-03

    Abstract: 본 발명은 네트워크 환경 상에서의 여러 침입 행위들을 빠르게 분석하고 탐지할 수 있는 고속 침입탐지 기능을 제공하기 위한 시스템 및 방법에 관한 것이다.
    본 발명의 목적은 자체 제작한 패킷 수집용 카드 장치를 통해서 트래픽을 수집하고, 일반적으로 어플리케이션 레벨에서 수행되던 침입탐지 기능을 커널 영역에서 수행함으로써, 보다 빠른 패킷 수집과 침입패턴 검색을 통한 고속 침입탐지 기능을 제공하는데 있다.
    이를 위해 본 발명의 방법은 네트워크에서 전달되는 패킷을 수집하고, 그 수집된 패킷들로부터 패킷 정보를 필터링하는 패킷 정보 추출단계; 상기 필터링된 패킷 정보를 수집하는 패킷 정보 수집단계; 상기 수집된 패킷에서 각 패킷을 분류하는 패킷정보 처리단계; 특정 패턴에 대한 처리 및 데이터 내의 잡음을 처리하는 전처리단계; 수집된 패킷과 미리 정의된 침입패턴을 비교하여 침입을 검출하는 패턴검색단계; 및 패턴검색결과 패턴이 매칭되면 침입탐지를 상위 계층으로 보고하는 경보 생성 및 전달 단계;를 포함하며, 상기 수신된 패킷 정보 데이터에 대한 침입 유무를 커널 영역에서 분석한다.

    메모리 크기를 감소시키는 부트로더를 포함한 디지털 신호 처리 시스템
    146.
    发明公开
    메모리 크기를 감소시키는 부트로더를 포함한 디지털 신호 처리 시스템 失效
    具有智能引导加载器的数字信号处理系统

    公开(公告)号:KR1020050066101A

    公开(公告)日:2005-06-30

    申请号:KR1020030097326

    申请日:2003-12-26

    Inventor: 김익균 조한진

    Abstract: 본 발명은 메모리 및 프로세서를 포함하는 디지털 신호처리 시스템의 첫 동작인 부팅에 관한 것으로, 특히 프로그램 메모리와 데이터 메모리를 효율적으로 이용하는 하바드 구조의 디지탈 신호처리 시스템에 관한 것이다.
    본 발명은 프로그램 메모리, 데이터 메모리 및 프로세서를 포함하는 디지털 신호 처리 시스템에 있어서, 부팅시, 프로그램 데이터 및 정적 데이터를 포함하는 부트로더 입력 데이터를 입력 받아 이들 중에서 프로그램 데이터를 상기 프로그램 메모리에 저장시키고, 정적 데이터를 상기 데이터 메모리에 저장시키는 부트로더를 추가적으로 포함하는 것을 특징으로 하는 디지털 신호 처리 시스템을 제공한다.
    본 발명에 의한 스마트 부트로더를 포함한 디지털 신호 처리 시스템은 기존의 하버드 구조에서의 비효율적인 부팅과정을 스마트 부트로더를 이용하여 프로그램 메모리 크기를 줄이며 데이터 메모리를 효율적으로 이용하게 한다는 장점이 있다.

    분산 산술 처리장치 및 그를 이용한 이차원 이산여현변환 처리장치
    147.
    发明授权
    분산 산술 처리장치 및 그를 이용한 이차원 이산여현변환 처리장치 有权
    使用分布式算术模块的二维离散余弦变换装置

    公开(公告)号:KR100481067B1

    公开(公告)日:2005-04-07

    申请号:KR1020010060467

    申请日:2001-09-28

    Inventor: 김익균 김경수

    CPC classification number: G06F17/141

    Abstract: 본 발명은 분산 산술 처리장치 및 그를 이용한 이차원 이산여현변환 처리장치에 관한 것으로, 많은 계산량을 필요로 하는 이산여현변환장치의 분산 산술 처리회로에 영(0)입력 검출회로를 구비하여 입력 데이터 중에서 유효한 데이터만 받아들여 계산하도록 하여 회로에서 소비되는 전력량을 줄일 수 있는 분산 산술 처리장치 및 그를 이용한 이차원 이산여현변환 처리장치를 제공하기 위하여, 이산여현변환/역이산여현변환을 위한 분산 산술 처리장치에 있어서, 외부로부터 수신한 데이터를 병렬 데이터로 로딩하기 위한 로딩 수단; 상기 로딩 수단에서 로딩한 데이터를 임시 저장하기 위한 제1 임시 저장수단; 상기 로딩 수단에 로딩되어 있는 데이터의 소정 비트를 검사하여 소정 비트가 모두 "0"임에 따라 해당 데이터가 연산수단에서 이산여현변환/역이산여현변환 연산이 수행되지 않게 통과(by-pass)되도록 하기 위한 영(zero) 입력 검출수단; 상기 임시 저장수단에 저장되어 있는 데이터를 이용하여 이산여현변환/역이산여현변환 연산을 수행하기 위한 상기 연산수단; 상기 연산수단에서 이산여현변환/역이산여현변환 연산이 소정의 클럭(clock) 내에 수행되도록 처리 시간을 지연시키기 위한 지연수단; 상기 연산수단에서 이산여현변환/역이산여현변환 연산을 수행한 데이터 및 상기 분산 산술 처리장치의 최종 출력 데이터를 반가산하기 위한 반가산 수단; 상기 반가산 수단에서 반가산한 데이터를 임시 저장하기 위한 제2 저장수단; 및 외부로부터 수신한 데이터를 이용하여 특정 데이터가 분산 산술되도록 상기 각 구성 요소를 제어하기 위한 제어수단을 포함하며, 저전송율 영상 시스템 등에 이용됨.

    슬라이딩 윈도우 캐쉬 구조
    148.
    发明授权
    슬라이딩 윈도우 캐쉬 구조 失效
    缓存窗口的缓存结构

    公开(公告)号:KR100479328B1

    公开(公告)日:2005-03-31

    申请号:KR1020020083634

    申请日:2002-12-24

    Abstract: 본 발명은 슬라이딩 윈도우 캐쉬 구조에 관한 것으로, 특히 네트워크 공격상황에 대한 침입 탐지 이벤트가 저장된 캐쉬 구조에 있어서, 네트워크 공격상황이 수행되는 시간 간격(Tw)을 슬라이딩 시간 간격의 타임 슬롯(Ts)으로 나눈 Tw/Ts개의 윈도우 크기의 카운터를 가지며 카운터에 각 타임 슬롯(Ts)에서 발생된 네트워크 공격상황에 대한 침입 탐지 이벤트 횟수가 기록된 캐쉬 엔트리와, 캐쉬 엔트리의 첫 번째 카운터에 해당하는 타임 슬롯 정보가 기록된 타임 스탬프를 구비한다. 그러므로, 본 발명은 슬라이딩 윈도우 기법을 이용하여 연속된 시간상에서 임의의 시간 간격내에 발생된 네트워크 침입 탐지 이벤트 횟수를 캐쉬 엔트리에 기록할 수 있으며 캐쉬 테이블의 네트워크 공격상황별 정보를 갖는 키 데이터와 엔트리에 기록된 이벤트 횟수를 분석하여 네트워크 공격 상황을 쉽게 분석할 수 있다.

    계층탐색 기반의 혼합형 움직임 추정 장치 및 방법
    149.
    发明授权
    계층탐색 기반의 혼합형 움직임 추정 장치 및 방법 失效
    계층탐색기반의혼합형움직임추정장치및방법

    公开(公告)号:KR100450746B1

    公开(公告)日:2004-10-01

    申请号:KR1020010079677

    申请日:2001-12-15

    CPC classification number: H04N5/145 H04N19/51 H04N19/56

    Abstract: An apparatus and a method for performing mixed motion estimation based on a hierarchical search are provided. In the method, motion vectors of previous image data are received. The median value of the motion vectors is obtained. Current image data is received. Motion of the current image data is compensated for based on the median value of the motion vectors. SAD values of the previous image data are received and the maximum value of the SAD values is obtained. The motion compensation result is compared with the maximum value of the SAD values. Motion estimation of the current image data is skipped and the motion compensation result is output if the motion compensation result is smaller than the maximum value of the SAD values. Motion estimation for the current image data is performed if the motion compensation result is greater than or equal to the maximum value of the SAD values, and the motion estimation result is output.

    Abstract translation: 提供了用于基于分级搜索执行混合运动估计的设备和方法。 在该方法中,接收先前图像数据的运动矢量。 获得运动矢量的中值。 当前的图像数据被接收。 基于运动矢量的中值来补偿当前图像数据的运动。 接收先前图像数据的SAD值并获得SAD值的最大值。 将运动补偿结果与SAD值的最大值进行比较。 如果运动补偿结果小于SAD值的最大值,则跳过当前图像数据的运动估计并输出运动补偿结果。 如果运动补偿结果大于或等于SAD值的最大值,则执行当前图像数据的运动估计,并输出运动估计结果。

    이산여현 변환장치
    150.
    发明公开
    이산여현 변환장치 无效
    离散COSINE变压器

    公开(公告)号:KR1020040057001A

    公开(公告)日:2004-07-01

    申请号:KR1020020083752

    申请日:2002-12-24

    CPC classification number: H04N19/426 H04N19/625

    Abstract: PURPOSE: A discrete cosine transformer is provided to reduce a circuit scale to decrease a silicon area and power consumption. CONSTITUTION: A transposition memory that is an important component of a discrete cosine transformer is eliminated such that the discrete cosine transformer is constructed of a simple control logic and small-scale hardware. The transposition memory is eliminated by making the position of input data be identical to the position of output data corresponding to the input data in the middle step of an operation of executing discrete cosine transform.

    Abstract translation: 目的:提供离散余弦变压器,以减少电路规模,以减少硅面积和功耗。 构成:消除了作为离散余弦变压器的重要组成部分的转置存储器,使得离散余弦变换器由简单的控制逻辑和小尺寸硬件构成。 通过在执行离散余弦变换的操作的中间步骤中使输入数据的位置与对应于输入数据的输出数据的位置相同来消除转置存储器。

Patent Agency Ranking