전계 구동 표시 장치
    11.
    发明授权
    전계 구동 표시 장치 有权
    由电场驱动的显示装置

    公开(公告)号:KR101677669B1

    公开(公告)日:2016-11-29

    申请号:KR1020090105156

    申请日:2009-11-02

    CPC classification number: G02F1/167 G02F1/133512 G02F2001/1676

    Abstract: 본발명은전계구동표시장치에관한것이다. 본발명의한 실시예에따른전계구동표시장치는제1 기판, 상기제1 기판위에형성되어있는제1 전극, 상기제1 기판위에형성되어있으며상기제1 전극과평행하게배치되어있는제2 전극, 상기제1 전극및 상기제2 전극위에형성되어있으며복수의개폐구멍을가지는구동격벽, 상기각 개폐구멍내에배치되어있는복수의구동체를포함할수 있다. 따라서, 본발명의한 실시예에따른전계구동표시장치는전기력을이용하여구동체의위치를수평방향으로조절함으로써빛의투과량을조절하여원하는화상을표시할수 있다.

    Abstract translation: 电场驱动显示装置技术领域本发明涉及一种电场驱动显示装置。 根据本发明的一个实施例,电场驱动显示装置包括:第一基板; 形成在第一基板上的第一电极; 第二电极,形成在第一基板上并与第一电极平行设置; 驱动分隔壁,其形成在所述第一电极和所述第二电极上,并且具有多个开闭孔; 以及设置在每个所述开闭孔内的多个驱动体。 因此,根据本发明的一个实施例的电场驱动显示装置可以通过使用电力调节驱动体在水平方向上的位置来调节透光量并从而显示所需图像。

    중성입자빔 발생 장치를 이용한 비휘발성 메모리 박막 트랜지스터 제조 방법
    12.
    发明授权
    중성입자빔 발생 장치를 이용한 비휘발성 메모리 박막 트랜지스터 제조 방법 有权
    使用中性颗粒光束生成装置的非易失性存储器薄膜晶体管制造方法

    公开(公告)号:KR101627354B1

    公开(公告)日:2016-06-07

    申请号:KR1020160012131

    申请日:2016-02-01

    Inventor: 홍문표 장진녕

    Abstract: 본발명은중성입자빔발생장치를이용하여비휘발성메모리박막트랜지스터를제조하는방법에관한것으로, 기판위에게이트전극과상기게이트전극위에제1 게이트절연막을형성하는단계; 챔버내에, 상기제1 게이트절연막이형성된기판을배치하는단계; 상기챔버내에, 가스공급구를통해플라즈마생성을위한불활성가스및 수소플라즈마발생을위한수소가스를공급하는단계; 상기챔버에서생성된수소플라즈마이온이리플렉터와충돌하여수소중성입자로변환되는단계; 상기수소중성입자가상기제1 게이트절연막에조사되어모바일프로톤이형성되는단계; 및상기모바일프로톤이형성된상기제1 게이트절연막위에제2 게이트절연막을증착하는단계를포함한다. 본발명에의하면, 기존의장시간(수십분이상) 및고온(600℃이상)의수소열처리공정대신, 중성입자빔발생장치를이용하여비교적저온(20℃이상 300℃이하)에서단시간(10분) 내에모바일프로톤을형성하여비휘발성메모리박막트랜지스터를제조하기때문에, 유리기판이나플라스틱필름과같은기판을박막형트랜지스터제조에이용할수 없어제품적용에제약이존재하였던문제를해결해준다.

    전계 구동 표시 장치
    14.
    发明公开
    전계 구동 표시 장치 有权
    由电场驱动的显示装置

    公开(公告)号:KR1020110048379A

    公开(公告)日:2011-05-11

    申请号:KR1020090105156

    申请日:2009-11-02

    CPC classification number: G02F1/167 G02F1/133512 G02F2001/1676 G02F1/1335

    Abstract: PURPOSE: An electric field driving display device is provided to improve response speed thereof. CONSTITUTION: An electric field driving display device comprises: a first substrate; a first electrode(120) formed on the first substrate; a second electrode arranged in parallel to the first electrode on the first substrate(130); a driving barrier(320) formed on the first and second electrodes and having plural opening/closing holes; and plural driving bodies(310) arranged in each opening/closing hole.

    Abstract translation: 目的:提供电场驱动显示装置,以提高其响应速度。 构成:电场驱动显示装置包括:第一基板; 形成在所述第一基板上的第一电极(120) 在所述第一基板(130)上与所述第一电极平行布置的第二电极; 形成在所述第一和第二电极上并具有多个开/关孔的驱动屏障(320) 以及设置在每个打开/关闭孔中的多个驱动体(310)。

    기체 차단막 형성 장치 및 그 방법
    15.
    发明授权
    기체 차단막 형성 장치 및 그 방법 有权
    用于形成气体阻挡物的装置及其形成方法

    公开(公告)号:KR101239575B1

    公开(公告)日:2013-03-05

    申请号:KR1020100078762

    申请日:2010-08-16

    Abstract: 본 발명은 유기발광소자, 유기태양전지 등의 유기전자 소자용 수분 및 산소 기체 차단을 위한 기체 차단막 형성 장치 및 그 방법에 관한 것으로, 특히 고특성 기체 차단막을 형성하기 위해 유기박막과 무기박막을 혼용하여 적층하는 구조의 유/무기 혼성 다층 기체 차단막을 형성함에 있어서 공정의 연속성을 유지하기 위해 하나의 공정용 진공 챔버 내에서 모든 기체 차단막을 형성하며, 이때 사용되는 무기박막의 형성은 스퍼터링 방법 기반의 중성입자 빔 처리 방법을 사용하여 나노 결정 구조의 크기를 단일 무기 박막 내에서 두께별로 연속적으로 변화시켜 고밀도 박막을 형성하며, 완충층 역할의 유기박막 형성은 고분자 유기박막용 액상 재료를 기화하여 화학 기상 증착(Chemical Vapor Deposition, CVD) 방법 기반으로 기판 위에 선택적으로 형성함으로써, 생산성과 저원가 특성을 모두 만족시키는 고특성 기체 차단막을 형성할 수 있는 기체 차단막 형성 장치 및 그 방법에 관한 것이다.
    본 발명인 기체 차단막 형성 장치를 이루는 구성수단은, 화학 기상 증착 공정과 스퍼터링 공정이 수행되는 공간을 제공하는 진공 챔버, 상기 진공 챔버 내부의 하부에 배치되되, 유/무기 혼성 다층 구조의 기체 차단막이 형성되는 대상체를 장착하고 있는 홀딩 수단, 상기 진공 챔버 내부의 상부에 배치되어 중성입자 빔을 발생시키는 중성입자 빔 발생 수단, 상기 중성입자 빔 발생수단의 양 쪽에 각각 배치되되, 스퍼터링 타겟의 면이 상기 대상체의 면에 경사지도록 장착하고 있는 공동 스퍼터링 수단을 포함하여 구성되는 것을 특징으로 한다.

    액정 터치스크린 패널
    16.
    发明授权
    액정 터치스크린 패널 有权
    液晶触摸屏面板

    公开(公告)号:KR101166084B1

    公开(公告)日:2012-07-23

    申请号:KR1020110025237

    申请日:2011-03-22

    CPC classification number: G06F3/044 G02F1/13338 G06F2203/04103 G06F3/0412

    Abstract: PURPOSE: A liquid touch screen panel is provided to establish various touch inputting modes by detecting external stimulation based on the quantity of electric charges which change according to external stimulation applied to a substrate. CONSTITUTION: A second substrate(103) faces a first substrate(102). An electrode pattern part(101) is arranged on the upper side of the second substrate. A liquid crystal layer(104) is composed of liquid crystal molecules interposed between the electrode pattern part and the first substrate. The liquid crystal molecules of the liquid crystal layer changes the quantity of charges due to flexoelectric effect and piezoelectric effect due to external stimulation applied to the first substrate. Based on the changed quantity of charges, the external stimulation applied to the first substrate is detected.

    Abstract translation: 目的:提供液体触摸屏面板,通过根据施加到基板的外部刺激而改变的电荷量检测外部刺激来建立各种触摸输入模式。 构成:第二衬底(103)面向第一衬底(102)。 电极图形部分(101)布置在第二基板的上侧。 液晶层(104)由介于电极图形部分和第一基板之间的液晶分子组成。 液晶层的液晶分子由于施加到第一基板的外部刺激而由于柔性电效应和压电效应而改变电荷量。 基于改变的电荷量,检测施加到第一衬底的外部刺激。

    유기 박막 트랜지스터 및 그의 제조 방법
    17.
    发明公开
    유기 박막 트랜지스터 및 그의 제조 방법 无效
    有机薄膜晶体管及其制造方法

    公开(公告)号:KR1020100096847A

    公开(公告)日:2010-09-02

    申请号:KR1020090015910

    申请日:2009-02-25

    CPC classification number: H01L51/105 H01L51/0516 H01L51/0525 H01L51/0545

    Abstract: PURPOSE: An organic thin film transistor and a manufacturing method thereof are provided to improve the property of an organic thin film transistor by minimizing the difference between the work function of an electrode and the energy level of the organic semiconductor. CONSTITUTION: A gate electrode(20) is formed on a substrate. A gate insulating layer(30) is formed on the gate electrode and the substrate. The gate insulating layer is formed through a solution process which uses a solvent-based material with siloxane bonding. A source electrode and a drain electrode(40b) are formed on the gate insulating layer. A carrier injection film is formed on the source electrode and the drain electrode with a forced oxidation method. An organic semiconductor layer, which is overlapped with the gate electrode between the source electrode and the drain electrode, is formed.

    Abstract translation: 目的:提供一种有机薄膜晶体管及其制造方法,通过最小化电极的功函数与有机半导体的能级之间的差异来提高有机薄膜晶体管的性能。 构成:在基板上形成栅电极(20)。 在栅电极和基板上形成栅极绝缘层(30)。 栅极绝缘层通过使用具有硅氧烷键合的溶剂基材料的溶液法形成。 源电极和漏电极(40b)形成在栅极绝缘层上。 用强制氧化法在源电极和漏电极上形成载流子注入膜。 形成与源电极和漏电极之间的栅电极重叠的有机半导体层。

    피리딜-안트라센 유도체를 이용한 유기 박막 트랜지스터 및이의 제조방법
    18.
    发明公开
    피리딜-안트라센 유도체를 이용한 유기 박막 트랜지스터 및이의 제조방법 无效
    使用吡咯烷基衍生物的有机薄膜晶体管及其制备方法

    公开(公告)号:KR1020100001500A

    公开(公告)日:2010-01-06

    申请号:KR1020080061420

    申请日:2008-06-27

    CPC classification number: H01L51/0035 H01L51/0002 H01L51/0003

    Abstract: PURPOSE: An organic thin layer transistor using pyridyl-anthracene derivatives and preparation thereof are provided to use a pyridyl - anthracene derivative as a material of the organic semiconductor layer, so being applied to a plat display panel. CONSTITUTION: In a device, a gate electrode(2) is formed on a substrate(1). A gate isolation layer(3) is formed on the gate electrode. Source / drain electrodes(4,5) are formed on the gate isolation layer. The organic semiconductor layer(6) is formed on the source / drain electrode. An organic semiconductor layer is formed through a chemical vapor deposition, a spin coating method, a dipping method, and a drop-casting method or an ink-jet method. The organic semiconductor layer is comprised of the pyridyl - anthracene derivative.

    Abstract translation: 目的:提供使用吡啶基蒽衍生物的有机薄膜晶体管及其制备方法,以吡啶基 - 蒽衍生物作为有机半导体层的材料,从而应用于平板显示面板。 构成:在器件中,在基板(1)上形成栅电极(2)。 栅极隔离层(3)形成在栅电极上。 源极/漏极(4,5)形成在栅极隔离层上。 在源极/漏极上形成有机半导体层(6)。 通过化学气相沉积,旋涂法,浸渍法和滴铸法或喷墨法形成有机半导体层。 有机半导体层由吡啶基 - 蒽衍生物组成。

    다중 밴드갭 적층형 태양전지 및 다중 밴드갭 적층형 태양전지 형성 방법
    19.
    发明授权
    다중 밴드갭 적층형 태양전지 및 다중 밴드갭 적층형 태양전지 형성 방법 有权
    多层贴片层状固体电池及其制造方法

    公开(公告)号:KR101453967B1

    公开(公告)日:2014-10-29

    申请号:KR1020120016929

    申请日:2012-02-20

    Inventor: 홍문표 장진녕

    CPC classification number: H01L31/075 H01L31/035218 H01L31/036 Y02E10/548

    Abstract: 다중 밴드갭 적층형 태양전지가 개시되며, 상기 다중 밴드갭 적층형 태양전지는 기판; 상기 기판 상에 적층되는 하부 전극 전도체; 상기 하부 전극 전도체 상에 적층되는 불순물이 첨가된 p형 나노 결정질 실리콘층; 상기 불순물이 첨가된 p형 나노 결정질 실리콘층 상에 적층되는 진성 반도체층; 상기 진성 반도체층 상에 적층되는 불순물이 첨가된 n형 나노 결정질 실리콘층; 및 상기 불순물이 첨가된 n형 나노 결정질 실리콘층 상에 적층되는 반사 방지막을 포함하되, 상기 p형 나노 결정질 실리콘층, 상기 진성 반도체층 및 상기 n형 나노 결정질 실리콘층은 중성입자빔의 조사에 따라 형성되고, 상기 진성 반도체층의 형성시 상기 중성입자빔의 조사를 위해 공급되는 에너지가 증착 높이에 따라 조절되며, 상기 진성 반도체층은 상기 증착 높이에 따라 상이한 나노 사이즈의 결정구조 및 광학 밴드갭을 가지는 나노 결정질 실리콘층을 포함하고, 상기 공급되는 에너지가 커질수록 상기 광학 밴드갭이 작아지고 상기 공급되는 에너지가 작아질수록 상기 광학 밴드갭이 커지는 다중 광학 밴드갭을 가진다.

    전계 구동 셀 어레이의 구동 장치 및 방법
    20.
    发明授权
    전계 구동 셀 어레이의 구동 장치 및 방법 有权
    用于驱动电场驱动细胞阵列的方法和装置

    公开(公告)号:KR101254252B1

    公开(公告)日:2013-04-11

    申请号:KR1020110001729

    申请日:2011-01-07

    CPC classification number: G09G3/3446 G02F1/167 G02F2001/1676 G09G3/20

    Abstract: 본 발명은 복수의 전계 구동 셀을 포함하는 전계 구동 셀 어레이의 구동 장치에 관한 것으로, 상기 전계 구동 셀은 기판상에 서로 절연되도록 형성된 제 1 전극, 제 2 전극 및 제 3 전극과 상기 제 1 전극과 제 2 전극 사이에서 이동 가능한 구동체를 각각 포함하고, 상기 전계 구동 셀의 제 1 전극에 공통 전압을 공급하는 공통 전압 공급부, 상기 전계 구동 셀의 제 2 전극에 게이트 라인별로 게이트 전압을 공급하는 게이트 드라이버 및 상기 각 전계 구동 셀의 제 3 전극에 데이터 라인별로 데이터 전압을 공급하는 데이터 드라이버를 포함하되, 상기 구동체는 상기 게이트 전압 및 데이터 전압의 공급 상태에 따라 상기 제 1 전극 또는 제 2 전극과 인접하게 위치한다.

Patent Agency Ranking