Abstract:
액정 표시 장치 및 그 동적 커패시턴스 보상의 계조 레벨의 결정 방법 및 그 감마 정수의 보정 방법이 제공된다. 본 발명의 일 실시예에 따른 액정 표시 장치는 액정 패널, 게이트 구동부, 데이터 구동부, 계조 전압 제공부 및 동적 커패시턴스 보상의 계조 전압 생성부와 동적 커패시턴스 보상의 처리부를 포함하는 동적 커패시턴스 보상의 계조 레벨 제공부를 포함한다. 액정 표시 장치, 동적 커패시턴스 보상, 감마 정수의 보정
Abstract:
신호처리장치 및 이를 포함하는 액정표시장치는 이전 영상 데이터와 현재 영상 데이터를 이용하여 중간 영상 데이터를 생성하고, 생성된 중간 영상 데이터를 액정표시패널이 실제로 표시하는 치환 영상 데이터로 변환한다. 상기 신호처리장치 및 이를 포함하는 액정표시장치는 DCC 처리과정을 통해 상기 치환 영상 데이터와 상기 현재 영상 데이터를 각각 보상하여 제1 및 제2 보상 영상 데이터를 생성한다. 신호처리장치 및 이를 포함하는 액정표시장치에 의하면, 상기 치환 영상 데이터에 근거하여 상기 제1 보상 영상 데이터가 생성된다. 따라서, 종래 기술에서 언급한 바와 같이, 정상적인 DCC 처리과정이 수행되었음에도 불구하고 상기 제1 보상 영상 데이터가 과잉 보상되는 것을 방지한다.
Abstract:
PURPOSE: A signal process device for a liquid display panel and a liquid crystal display device including the same are provided to improve a response speed by applying a compensation voltage to a current frame. CONSTITUTION: A motion interpolation unit(120) produces a motion vector and generates a middle image data based on the motion vector. A lookup table substitutes a first reference gray value which a liquid crystal display panel displays by the middle image data for the target gray value of the middle image data. The lookup table outputs the substituted first reference gray value as the first substitution image data. A memory(110) receives and stores the first substitution image data and the current image data. The memory successively outputs the current image data and the first substitution image data for the current frame. A data compensation unit(140) generates the first compensation image data and the second compensation image data and compensates for the response characteristic of the liquid crystal panel based on the first and second compensation image data.
Abstract:
A liquid crystal display device and a driving method thereof are provided to improve image quality of the LCD device by enhancing a charging ratio of a data voltage by performing preliminary and main charging processes. An LCD(Liquid Crystal Display) panel(300) includes RGB pixels, gate lines, and data lines. The gate lines are connected to the pixels in a first direction, while the data lines are connected to the pixel in a second direction. A timing controller(600) includes a vertical synchronization start signal generator and a vertical synchronization start signal regulator. The vertical synchronization start signal generator supplies a first vertical synchronization start signal. The vertical synchronization start signal regulator receives the first vertical synchronization start signal and first and second gate clock signals and adjusts the first vertical synchronization start signal, so that rising edges of the first and second gate clock signals are overlapped with an activation period of the first vertical synchronization start signal, at a start timing of an N-th horizontal period. Gate drivers(400L,400R) receive a second vertical synchronization start signal and the first and second clock signals and sequentially outputs gate signals having first and second gate-on voltages. The first gate-on voltage is used to perform a preliminary charging process during the N-th horizontal period. The second gate-on voltage is used to perform a main charging process during an N+1-th horizontal period.
Abstract:
A display device is provided to maintain a proper charging time for a data voltage by adjusting an interval of a clock signal, when an excessively high clock frequency is inputted to the display device. A display device includes a display panel(100), a signal controller(230), and a data driver(220). The display panel includes pixels which are defined by gate and data lines. When a clock signal having a clock frequency higher than a predetermined clock frequency is applied, the signal controller adjusts an output interval of the clock signal, so that a data enable period is maintained at the same value for the predetermined clock frequency. The data driver applies the data voltage and a blank voltage to the pixel corresponding to the clock signal which is outputted from the signal controller.
Abstract:
액정 표시장치의 동적 캐패시턴스 보상장치 및 방법이 개시된다. 이 장치는 화상의 화소값들을 라인 단위로 읽어들여 임시 저장하는 제1 라인 버퍼, 라인 단위로 저장된 화소값들을 블록 단위로 변환 및 양자화하여 비트열을 생성하는 부호화부, 생성된 비트열을 저장하는 메모리, 메모리에 저장된 비트열을 블록 단위로 복호화하는 복호화부, 복호화된 화소값들을 블록 단위로 읽어들여 임시 저장하는 제2 라인 버퍼 및 제1 라인 버퍼에 저장되는 현재 프레임의 화소값들과 제2 라인 버퍼에 저장되는 이전 프레임의 화소값들에 대한 화소별 화소값 차이로부터 각 화소별 보상 화소값들을 검출하는 보상 화소값 검출부를 구비하는 것을 특징으로 한다. 따라서, 본 발명에 따르면, 액정 표시장치의 동적 캐패시턴스 보상에 있어서 사용되는 화상 데이터의 화소값들을 저장하는 메모리의 수를 줄임으로써, 메모리의 절감 효과를 가져오며, 메모리의 수를 줄임으로 인해 메모리 인터페이스의 핀 수를 감소시켜 칩 사이즈를 줄이고, 시각적으로 화상의 열화가 거의 발생하지 않으면서도 보호화시에 압축 효율을 높인다.
Abstract:
액정 표시장치의 동적 캐패시턴스 보상장치 및 방법이 개시된다. 이 장치는 라인 단위로 읽어들인 화상의 화소값들을 라인 단위 중 소정 화소단위로 나눈 1차원 블록마다 변환 및 양자화하여 비트열을 생성하는 1차원 블록 부호화부, 생성된 비트열을 저장하는 메모리, 메모리에 저장된 비트열을 역양자화 및 역변환하여 복호화하는 1차원 블록 복호화부 및 현재 프레임의 화소값들과 1차원 블록 복호화부에서 복호화 된 이전 프레임의 화소값들에 대한 화소별 화소값 차이로부터 각 화소별 보상 화소값들을 검출하는 보상 화소값 검출부를 구비하는 것을 특징으로 한다. 따라서, 본 발명에 따르면, 액정 표시장치의 동적 캐패시턴스 보상에 있어서 라인 단위로 부호화 및 복호화를 수행함으로 인해, 실시간 화상 데이터 처리가 용이하고, 화상 데이터의 화소값들을 저장하는 메모리의 수를 줄임으로써, 메모리의 절감 효과를 가져오며, 메모리의 수를 줄임으로 인해 메모리 인터페이스의 핀 수를 감소시켜 칩 사이즈를 줄이고, 시각적으로 화상의 열화가 거의 발생하지 않으면서도 부호화 시에 압축 효율을 높인다.
Abstract:
A driving device of a display apparatus, a display apparatus including the same, and a method for driving the display apparatus are provided to store sufficiently digital image data in a frame memory by storing a part of the digital image data in an inner memory of a signal controller. A driving device of a display apparatus includes a signal controller(600) and a frame memory(900). The signal controller, which includes an inner memory, processes digital image data for displaying images at pixels having switching elements. The frame memory stores the digital image data processed in the signal controller. A part of data among the digital image data of a frame is stored in the inner memory of the signal controller.
Abstract:
A chip for controlling timing and a display apparatus having the same are provided to easily control driving voltages by implementing AD(Analog to Digital) and DA(Digital to Analog) blocks in a timing controller. A display apparatus includes a timing control chip(200) and a display panel(100). The timing control chip includes a timing control block(210), an AD block(220), a digital driving voltage controlling block(230), and a DA block(240). The timing control block outputs control signals including image and synchronous signals. The AD block converts an analog signal into a digital signal. The digital driving voltage controlling block outputs digital control signals on driving voltages based on the digital signal from the AD block and control signals from the timing control block. The DA block outputs analog driving voltages having different levels according to the digital control signals. The display panel receives the image signal and analog driving voltages from the timing control chip.
Abstract:
본 발명의 한 특징에 따른 표시 장치의 구동 장치는, 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소, 상기 제1 부화소에 연결되어 있으며 제1 게이트 신호를 전달하는 복수의 제1 게이트선, 상기 제2 부화소에 연결되어 있으며 제2 게이트 신호를 전달하는 복수의 제2 게이트선, 그리고 상기 제1 및 제2 게이트 신호를 생성하는 게이트 구동부를 포함하고, 상기 게이트 구동부는 상기 제1 게이트 신호를 생성하는 제1 시프트 레지스터, 상기 제2 게이트 신호를 생성하는 제2 시프트 레지스터, 상기 제1 및 제2 시프트 레지스터에 연결되어 있는 레벨 시프터, 상기 레벨 시프터에 연결되어 있는 출력 버퍼를 포함한다. 이와 같이, 두 개의 시프트 레지스터를 갖는 게이트 구동부를 마련하여 홀수 및 짝수 번째 부화소를 별개로 구동함으로써 두 부화소의 충전 시간을 향상시키는 한편, 이러한 화소 배치를 갖는 액정 표시 장치의 시인성을 개선할 수 있다. 표시장치, 게이트구동부, 스테이지, 클록신호, 주사시작신호, 시인성, 화소분할, 이중감마, 계조전압