-
公开(公告)号:KR1019970012106A
公开(公告)日:1997-03-29
申请号:KR1019950027261
申请日:1995-08-29
Applicant: 삼성전자주식회사
Inventor: 정호창
IPC: G06F3/06
Abstract: 본 발명은 하드디스크 콘트롤러 및 그 제어방법에 관한 것으로, 중앙처리장치로부터 적어도 데이타 방향, 논리 블럭 어드레스 및 데이타 길이에 관한 정보를 포함하는 기록 및 독출 제어신호에 따라 하드디스크상의 기록 및 독출을 제어하기 위한 하드디스크 콘트롤러에 있어서, 상기 기록 및 독출 제어신호의 논리 블럭 어드레스와 데이타 길이에 관한 정보를 가산하기 위한 가산수단과, 상기 가산수단의 가산된 값을 저장하기 위한 제1저장수단과, 상기 기록 및 독출 제어신호의 데이타 방향에 관한 정보를 저장하기 위한 제2저장수단과, 및 현재의 기록 및 독출 제어신호의 논리 블럭 어드레스와 상기 제1저장수단에 저장된 값을 비교하고, 현재재의 기록 및 독축 제어신호의 데이타 방향에 관한 정보와 상기 제2저장수단에 저장된 값을 비교하여 둘 다 치하면 하드디스크상에 데이타를 연속적으로 기록 혹은 독출하도록 자동 기록/독출 제어신호를 발생하는 비교수단을 구비한 것을 특징으로 한다. 본 발명에 의하면, 증복되는 프로세서를 줄임으로써 데이타 전송 속도를 개선할 수 있다.
-
-
公开(公告)号:KR1019930016867A
公开(公告)日:1993-08-30
申请号:KR1019920000435
申请日:1992-01-14
Applicant: 삼성전자주식회사
Inventor: 정호창
IPC: G06F7/22
Abstract: 본 발명은 비선형 데이타 신장에 있어서 n을 자연수라고 할때 2
n+1 +n+2 비트의 데이타를 2
n+2 비트의 데이타로 신장 하기 위하여 상위 n+2n+2비트 데이타로 그룹과 쉬프트 횟수를 정하고 최상위 비트와 하위 2
n+1 비트로 2
n+2 비트의 데이타패턴을 만들어 그룹마다 다르게 쉬프트하고 제2
n+1 그룹인 경우에 데이타 패턴중 상위 2
n+1 번째 데이타를 반전하여 2
n+2 비트로 신장하는 데이타 신장 방법과, 이의 실시를 위해 2
n+1 클럭마다 구형펄스를 발생하기 위해 TE신호발생부와 데이타 패턴을 발생하는 데이타 패턴발생부와 2
n+1 +n+2비트의 상위 n+2비트를 입력하여 그룹신호를 출력하는 그룹신호 발생부와 카운터신호와 그룹신호를 입력하여 제1보정신호와 그룹제어신호를 출력하는 클럭제어부와, 데이타패턴중 2
n+1 번째 데이타와 제1보정신호를 입력하여 제2보 신호를 출력하는 보정부와, 데이타 패턴중 2
n+2 -1비트와 보정부의 출력인 제2보정신호가 입력단자들에 연결되어 클럭제어신호에 따라 입력단자들에 인가되는 신호를 출력하는 데이타출력부를 구비하는 데이타 회로에 관한 것으로 자연계에 조재하는 신호에 대한 인간의 감도가 비선형적인 점에 착안한 기기 예를 들면 디지탈 오디오 시스템의 통 플레이모드등에서 비선형적 데이타 신장을 구현할 수 있게 하는 효과가 있다.-
-
公开(公告)号:KR100498408B1
公开(公告)日:2005-09-02
申请号:KR1019970026467
申请日:1997-06-23
Applicant: 삼성전자주식회사
Inventor: 정호창
IPC: G11B20/10
Abstract: CAV 방식의 CD-ROM 드라이버에서 오디오 CD가 정상적으로 동작할 수 있도록 하는 CD-ROM 드라이버를 개시한다.
ATAPI 디코더를 구비하는 CAV 방식의 CD-ROM 드라이버에 있어서,
상기 ATAPI 디코더는 CAV 오디오 버퍼 매니져 블록과, 오디오 출력 제너레이션 블록과, 디지털 오디오 출력 제너레이션 블록 및 오디오 출력 제어 블록을 더 구비한다.
상기 CAV 오디오 버퍼 매니져 블록은 DSP로부터 오디오 신호 및 디지털 오디오 신호를 입력으로하여 데이터를 상기 디램에 저장한 후 상기 오디오 출력 제너레이션 블록과 상기 디지털 오디오 출력 제너레이션 블록을 제어한다.
상기 오디오 출력 제어 블록은 CLV 방식의 오디오 데이터를 처리할 때 스피커가 ATAPI 디코더를 통하여 오디오 데이터를 받아들일 수 있도록하여 CLV, CAV 방식에 구애받지 않고 ATAPI 디코더를 통하여 스피커로 오디오 데이터가 전달될 수 있도록 한다. 따라서, 본 발명에 의하면 CD-ROM 드라이버의 오디오 소오스인 DSP의 오디오 출력을 CAV 오디오를 지원할 수 있도록 구성된 ATAPI 디코더로 받아들여 ATAPI 디코더에서 정상적인 오디오 데이터로 환원한 후 스피커로 출력함으로써 CLV, CAV 방식에 구애받지 않고 오디오 CD를 재생할 수 있다.-
公开(公告)号:KR1020020062438A
公开(公告)日:2002-07-26
申请号:KR1020010003433
申请日:2001-01-20
Applicant: 삼성전자주식회사
IPC: G11C29/00
Abstract: PURPOSE: A semiconductor memory device comprising a master fuse circuit is provided, which enables to test redundancy circuits after repair. CONSTITUTION: According to the semiconductor memory device including a plurality of main cells and a plurality of redundancy cells, an address storing and decoding circuit stores address information to designate a defective main cell among the main cells, and receives the inputted address information in response to switch control signals, and generates a redundancy flag signal when the defective main cell corresponding to the stored address information is designated by the present inputted address information. And a master fuse circuit(100) has a master fuse(FM) to store whether the defective main cell is replaced with a redundancy cell, and generates the switch control signals according to the connection state of the master fuse. While the redundancy cells are tested in a test mode, the master fuse circuit blocks the address information to be inputted to the address storing and decoding circuit without regard to the connection state of the master fuse, in response to a control signal informing a redundancy cell test.
Abstract translation: 目的:提供一种包括主熔丝电路的半导体存储器件,其能够在修复之后测试冗余电路。 构成:根据包括多个主单元和多个冗余单元的半导体存储器件,地址存储和解码电路存储用于指定主单元中的有缺陷主单元的地址信息,并且响应于 开关控制信号,并且当通过当前输入的地址信息指定与存储的地址信息相对应的缺陷主单元时,产生冗余标志信号。 并且主熔丝电路(100)具有主熔丝(FM),用于存储故障主单元是否被冗余单元替换,并且根据主熔丝的连接状态产生开关控制信号。 虽然在测试模式下测试冗余单元,但是主熔丝电路响应于通知冗余单元的控制信号而阻止要输入到地址存储和解码电路的地址信息而不考虑主熔丝的连接状态 测试。
-
公开(公告)号:KR1019990070643A
公开(公告)日:1999-09-15
申请号:KR1019980005608
申请日:1998-02-23
Applicant: 삼성전자주식회사
Inventor: 정호창
IPC: G11B20/18
Abstract: 본 발명의 콤팩트 디스크 롬의 데이터 전송 방법이 개시된다. 본 발명의 콤팩트 디스크의 데이터 전송 방법은 데이터를 메모리에 버퍼링하는 단계; 에러검출코드를 수행하여 에러를 검출하여, 에러의 존재 여부를 판단하는 단계; 메모리의 행방향으로 에러 정정을 수행하는 단계; 메모리의 열방향으로 에러 정정을 수행하는 단계; 다시 에러를 검출하는 단계; 및 에러가 존재하지 않을 때, 호스트 검출된 결과를 전송하는 단계를 구비한다.
-
-
公开(公告)号:KR1019970076744A
公开(公告)日:1997-12-12
申请号:KR1019960018197
申请日:1996-05-28
Applicant: 삼성전자주식회사
Inventor: 정호창
IPC: G11B21/02
Abstract: 본 발명은 디스크 콘트롤러의 절단 메시지 전송방법을 공개한다. 데이타를 저장하는 디스크, 호스트 컴퓨터, 디스크로부터의 데이타를 호스트 컴퓨터로 전송하고, 호스트 컴퓨터로부터 전송받은 데이타를 디스크에 저장하는 디스크 콘트롤러를 포함하는 시스템에서 수행되는 그 전송 방법은, 호스트 컴퓨터와 디스크 콘트롤간에 절단상황이 발생하였는가를 계속적으로 판단하는 제1판단단계와, 절단상황이 발생하였을 경우, 디스크 콘트롤러가 스트리밍 모드인가 비-스트리밍 모드인가를 판단하는 제2판단단계와, 디스크 콘트롤러가 스트리밍 모드인 경우, 절단이 발생하기 이전의 데이터 저장 시점에 대한 메시지를 호스트로 전송하는 제1메시지 전송단계 및 디스크 콘트롤러가 비-스트리밍 모드이거나 제1메시지 전송 단계후에, 호스트로 절단 메시지를 전송하는 제2메시지 전송 단계를 구비하는 것을 특징으로 하 , 데이타 전송의 신뢰도가 높아지고, 디스크 콘트롤러의 성능이 향상되는 효과가 있다.
-
-
-
-
-
-
-
-
-