-
公开(公告)号:KR1019970072666A
公开(公告)日:1997-11-07
申请号:KR1019960012538
申请日:1996-04-24
Applicant: 삼성전자주식회사
IPC: H03K3/023
Abstract: 본 발명은 슈미트 트리거 회로에 관해 게시한다. 본 발명의 슈미트 트리거 회로는 선형적으로 증가하는 입력 신호가 스위칭 문턱 전압보다 낮은 전압에서 논리 로우의 출력 신호를 출력하는 제1인버터와, 상기 제1인버터의 출력 신호에 의해 논리 로우의 짧은 펄스폭을 갖는 펄스신호를 출력하는 제1펄스신호발생부와, 선형적으로 감소하는 입력 신호가 스위칭 문턱 전압보다 높은 전압에서 논리 하이의 출력 신호를 출력하는 제2인버터와, 상기 제2인버터의 출력 신호에 의해 논리 하이의 짧은 펄스폭을 갖는 펄스 신호를 출력하는 제2펄스신호발생부와, 상기 제1펄스신호발생부와 제2펄스신호발생부에 의해 전송게이트 제어신호를 발생하는 전송게이트 제어부와, 상기 전송게이트 제어부의 출력 신호가 논리 하이인 동안에 상기 제1인버터의 출력신호를 전송하는 제1게이트 및 상기 전송게이트 제어부 출력신호가 논리 로우인 동안에 상기 제2인버터의 출력 신호를 전송하는 제2게이트를 구비함으로써 입력 신호가 Vst 보다 낮은 전압에서 출력 신호가 논리 하이에서 논리 로우로 변환되고, 입력 신호가 Vdd에서 감소하면서 Vst 보다 높은 전압에서 출력 신호가 논리 로우에서 논리 하이로 변환되어 고속 회로에 적합하게 이용될 수 있다.
-
公开(公告)号:KR1019970028944A
公开(公告)日:1997-06-26
申请号:KR1019950045667
申请日:1995-11-30
Applicant: 삼성전자주식회사
Inventor: 조국영
IPC: G06F11/30
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
워치독 타이머에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
테스트 시간의 조절이 용이하고 불필요한 인에이블을 막을 수 있는 워치독 타이머회로를 제공함에 있다.
3.발명의 해결방법의 요지
워치독 타이머 회로에 있어서, 고유의 동작을 정상적으로 수행중이면 일정한 주기로 임펄스를 발생하는 제1수단과, 상기 제1수단으로부터 임펄수가 발생되는지 여부를 체크하여 발생되지 않으면 오동작신호를 출력하는 제2수단과, 소정의 테스트시간동안 상기 오동작신호를 카운트하여 상기 제1수단을 리셋시키기 위한 리셋신호를 출력하는 제3수단과, 상기 테스트시간을 조절하는 제4수단과, 워치독 기능의 수행에 필요한 소정의 클럭을 발생하고 상기 클럭을 소정 분주하여 상기 테스트시간의 경과를 체크하도록 상기 제3수단에 클럭으로서 인가하는 제5수단으로 구성됨을 특징으로 한다.
4. 발명의 중요한 용도
워치독 타이머의 테스트 시간을 용이하게 조절하고 불필요한 인에이블을 막는데 이용한다.-
公开(公告)号:KR1020070031044A
公开(公告)日:2007-03-19
申请号:KR1020050085671
申请日:2005-09-14
Applicant: 삼성전자주식회사
IPC: G02F1/13357
CPC classification number: G02F1/133615 , F21V19/00 , G02B6/0031 , G02B6/0051 , G02F1/133524
Abstract: 본 발명은 액정표시장치의 백라이트 유닛에 관한 것으로서, 본 발명은 액정표시장치의 백라이트 유닛에 있어서, 복수개의 도광판 및; 상기 복수개의 도광판 사이에 설치된 램프를 포함하는 것을 특징으로 하는 백라이트 유닛을 제공한다. 본 발명은 액정표시장치에 복수개의 도광판 및 그 사이에 설치된 램프를 포함하는 구조를 백라이트 유닛으로 사용함으로써, 직하형과 에지형의 장점을 모두 갖게 하여 박형화되고 상승된 휘도를 갖는 액정표시장치를 제공한다.
액정표시장치, 백라이트 유닛, 도광판, 램프, 휘도-
公开(公告)号:KR100279725B1
公开(公告)日:2001-02-01
申请号:KR1019930025064
申请日:1993-11-24
Applicant: 삼성전자주식회사
Inventor: 조국영
IPC: H03K17/00
Abstract: 키인터럽트로 사용되는 패드의 상태를 확인하여 원하지 않는 논리값을 가지고 있을 때 원하는 상태의 논리값을 갖도록 리세트신호를 발생시키는 회로에 관한 것이다.
잡음이나 프로그램의 오류등에 의하여 대기상태에서 키인터럽트로 사용되는 패드의 논리값이 원하지 않는 논리값을 가지고 있을때 리세트 신호를 발생하여 초기화시켜 키인터럽트패드의 논리값을 원하는 상태로 만들어 준다.
이를 위하여 대기상태에서 패드단을 출력모드로 만들어 주고 제1중간신호를 발생하는 입출력버퍼수단과 패드단의 원하는 논리값에 따라 통로를 결정하는 스위칭수단 및 제1중간신호의 논리값에 따라 리세트신호를 발생하는 리세트신호 발생수단으로 구성된 리세트신호 발생회로를 제공한다.-
公开(公告)号:KR100164817B1
公开(公告)日:1999-01-15
申请号:KR1019950045667
申请日:1995-11-30
Applicant: 삼성전자주식회사
Inventor: 조국영
IPC: G06F11/30
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
워치독 타이머에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
테스트 시간의 조절이 용이하고 불필요한 인에이블을 막을 수 있는 워치독 타이머회로를 제공함에 있다.
3. 발명의 해결방법의 요지
워치독 타이머 회로에 있어서, 정상적인 동작 중에는 일정한 주기로 임펄스를 발생하는 중앙처리장치와, 상기 중앙처리장치로부터 임펄스가 발생되는지 여부를 체크하여 발생되지 않으면 제1리셋신호를 출력하는 제1리셋신호발생부와, 상기 제1리셋신호에 의해 동작을 개시하여 소정의 제2리셋신호를 출력하는 제2리셋신호 발생부와, 상기 제2리셋신호를 카운트하여 제3리셋신호를 상기 중앙처리장치를 리셋시키기 위한 신호로서 출력하는 카운트부와, 상기 카운터부의 각 카운터에 연결되고 상기 제1리셋신호에 동기되어 동작하며, 테스트시간을 조절하기 위해 상기 각 카운터를 이루는 플립플롭의 개수를 몇 개로 제한할 것인지 결정하는 카운트시간조절부와, 상기 제1리셋신호에 동기되어 동작하며 워치독 기능을 수행할 것인지 여부에 따라 상기 � �운트부의 동작 여부를 결정하는 워치독 락 제어부와, 워치독 기능의 수행에 필요한 소정의 클럭을 발생하는 클럭발생부와, 상기 클럭을 소정 분주하는 분주부와, 상기 클럭발생부에서 출력되는 원래의 클럭과 상기 분주부에서 출력되는 분주된 클럭을 입력하고 소정의 선택신호에 응답하여 두 클럭중 하나를 선택적으로 출력하여 상기 카운트부의 각 카운터에 클럭으로서 인가하는 멀티플랙서와, 상기 멀티플랙서로 선택신호를 출력하는 주파수모드 선택부로 구성됨을 특징으로 한다.
4. 발명의 중요한 용도
워치독 타이머의 테스트 시간을 용이하게 조절하고 불필요한 인에이블을 막는 데 이용한다.-
-
公开(公告)号:KR1019950010943B1
公开(公告)日:1995-09-26
申请号:KR1019930018228
申请日:1993-09-10
Applicant: 삼성전자주식회사
Inventor: 조국영
IPC: G06F13/10
Abstract: a pad connected to external devices; a pull-up device connected between the pad and a power supply voltage terminal, for receiving mode control data and for performing turn-on/off of pull-up of the pad in accordance with a logic state of the mode control data; an output device connected between the pad and an output terminal of a micro controller, for applying an output signal of the micro controller to the pad; and an input device connected between the pad and an input terminal of the micro controller, for applying the received signal from the pad to the micro controller, being switched upon an input mode.
Abstract translation: 连接到外部设备的焊盘; 连接在焊盘和电源电压端子之间的上拉装置,用于接收模式控制数据并根据模式控制数据的逻辑状态执行焊盘上拉的导通/关断; 连接在所述焊盘和微控制器的输出端之间的输出装置,用于将所述微控制器的输出信号施加到所述焊盘; 以及连接在所述焊盘和所述微控制器的输入端之间的输入装置,用于将接收到的信号从所述焊盘施加到所述微控制器,在输入模式下进行切换。
-
公开(公告)号:KR1019950009456A
公开(公告)日:1995-04-24
申请号:KR1019930018228
申请日:1993-09-10
Applicant: 삼성전자주식회사
Inventor: 조국영
IPC: G06F13/10
Abstract: 본 발명은 마이크로 콘트롤러에서 외부 장치와 연결되는 패드를 사용자의 설정에 따라 입력 포트 또는 출력 포트로 프로그래머블하게 사용한다.
이를 위하여 외부 장치와 연결되는 마이크로 콘트롤러의 각 패드들에 풀업수단을 연결한다. 이런 풀업수단들은 패드와 전원단 사이에 연결되고 모드제어데이타를 수신하며 모드제어데이터의 논리에 따라 패드의 풀업을 온/오프한다. 따라서 풀업수단의 상태에 따라 패드는 입력포트 또는 출력포트로 결정된다. 이와같은 상태에서 출력수단은 스위칭수단을 구비하며 패드와 마이크로 콘트롤러의 출력단 사이에 연결되고 출력 모드시 스위칭되어 마이크로 콘트롤러 부터 출력되는 신호를 패드로 인가하며, 입력수단은 스위칭수단을 구비하며 패드와 마이크로 콘트롤러의 입력단 사이에 연결되고 입력 모드시 스위칭되어 패드로 부터 수신되는 신호를 마이크로 콘트롤러로 인가한다.
따라서 마이크로 콘트롤러에 연결되는 외부 장치의 특성에 따라 사용자가 패드를 원하는 기능으로 설정할 수 있다.
-
-
-
-
-
-
-