SAR 방식의 ADC에서 커패시터 어레이 정합장치 및 방법
    11.
    发明公开
    SAR 방식의 ADC에서 커패시터 어레이 정합장치 및 방법 有权
    电容器阵列匹配装置和SAR-ADC中的方法

    公开(公告)号:KR1020160084686A

    公开(公告)日:2016-07-14

    申请号:KR1020150001242

    申请日:2015-01-06

    Inventor: 김재준 박경환

    CPC classification number: H03M1/1009 H03M1/38

    Abstract: 본발명에따르면, SAR 방식의 ADC에서커패시터어레이상커패시턴스정합을수행함에있어서, LSB 측커패시터어레이와 MSB 측커패시터어레이간커패시턴스정합과함께 MSB 커패시터와나머지커패시터어레이간커패시턴스정합도수행하도록함으로써 MSB 커패시터의부정합에따른미씽코드발생의문제점을개선시키면서전체적인커패시턴스정합의향상이가능하도록한다.

    Abstract translation: 根据本发明,当在SAR型ADC中进行电容阵列的电容匹配时,LSB侧电容阵列与MSB侧电容阵列之间的电容匹配以及MSB电容与剩余电容阵列之间的电容匹配, 同时进行。 因此,可以减轻由于MSB电容器的不匹配引起的缺少代码生成的问题,并且可以增加总电容匹配。 本发明的电容器阵列匹配装置包括数字和模拟转换单元和校准控制单元。

    Flash ADC가 결합된 SAR ADC
    14.
    发明授权
    Flash ADC가 결합된 SAR ADC 有权
    SAR ADC与Flash ADC相结合

    公开(公告)号:KR101844555B1

    公开(公告)日:2018-04-02

    申请号:KR1020170058892

    申请日:2017-05-11

    Inventor: 김재준 박경환

    Abstract: 본발명의일 실시예에따른 Flash ADC가결합된 SAR ADC는클럭신호를발생시키는클럭발생부, 인가된디지털비트를아날로그신호로변환하는 DAC, 클럭신호가 high 및 low 중어느하나인제1 상태가되면 DAC에서변환된아날로그신호와입력신호중 전압크기가더 큰신호를출력하는비교기, 제1 상태가지속되는중 SAR 방식에따라비교기가출력하는신호를기초로입력신호와대응되는디지털비트의일부를결정하고결정된디지털비트에기초하여아날로그신호를생성하도록 DAC를제어하는 SAR 논리부및 클럭신호가제1 상태에서전환된제2 상태가되면 flash 방식에따라 DAC에서변환된아날로그신호를기초로입력신호와대응되는디지털비트의일부를결정하고제2 상태가지속되는중에결정된디지털비트에기초하여아날로그신호를생성하도록 DAC를제어하는 Flash ADC를포함한다.

    Abstract translation: 闪速ADC通过SAR ADC的总和,根据本发明的一个实施例是一种DAC,用于将时钟产生单元,应用的数字位,以产生一个时钟信号为模拟信号的高和低的中国语言慢一个在西班牙1个状态的时钟信号 如果在在DAC的模拟信号输入sinhojung电压缩放是另一比较器,所述第一条件继续输出高电平信号,根据基于所述信号的SAR系统在该比较器输出该输入信号作为对应于一数字比特的一部分 晶体测定SAR逻辑和时钟信号的第二时,基于根据从所述第一状态的过渡转换在DAC的模拟信号的状态快闪系统输入信号来控制DAC基于所述数字比特,以产生一个模拟信号 以及一个Flash ADC,控制DAC根据确定的数字位生成模拟信号,而第二个状态继续。

    순환형 아날로그 디지털 변환기
    15.
    发明公开
    순환형 아날로그 디지털 변환기 有权
    模拟数字转换器的循环型

    公开(公告)号:KR1020150101182A

    公开(公告)日:2015-09-03

    申请号:KR1020140022557

    申请日:2014-02-26

    CPC classification number: H03M1/12

    Abstract: 본 발명에 따른 순환형 아날로그 디지털 변환기는 입력클락clk
    in , 제1클락clk
    1 , 제2클락clk
    2 , 피드백클락clk
    fb , 제1 축전기, 제2 축전기, 제3 축전기, 및 제4 축전기를 구비한 순환형 아날로그 디지털 변환기에 있어서, 제1 축전기, 제2 축전기, 제3 축전기, 및 제4 축전기의 출력단 각각에 구비된 제1 버퍼, 제2 버퍼, 제3 버퍼, 및 제 4버퍼, 입력클락clk
    in 과 제1클락clk
    1 이 닫힘에 따라, 제1 축전기에 충전되고, 동시에 제1 버퍼를 통과하여 전달되는 입력전압V
    in 을 수신하여 제1 임계신호 전압레벨V
    th1 및 제2 임계신호 전압레벨V
    th2 과의 전압을 비교하는 비교기를 포함하여, 축전기의 부정합으로 인한 에러를 줄일 수 있는 효과가 있다.

    Abstract translation: 本发明涉及循环模数转换器。 根据本发明,循环模数转换器包括:输入时钟(clk_in); 第一时钟(clk_1); 第二个时钟(clk_2); 反馈时钟(clk_fb); 第一电容器; 第二电容器; 第三电容器; 第四电容器; 第一,第二,第三和第四缓冲器,其分别设置在第一,第二,第三和第四电容器的输出端子处; 以及比较器,用于接收对所述第一电容器充电的输入电压(V_in),并且通过所述输入时钟(clk_in)和所述第一时钟(clk_1)同时通过所述第一缓冲器而被传送,并将所述电压电平(V_th1 )和第二阈值信号的电压电平(V_th2)。 因此,可以降低由电容器的失配引起的误差。

    아날로그 지연 고정 루프를 이용한 ADC 비교기
    16.
    发明授权
    아날로그 지연 고정 루프를 이용한 ADC 비교기 有权
    使用模拟延迟锁定环的ADC比较器

    公开(公告)号:KR101515345B1

    公开(公告)日:2015-04-27

    申请号:KR1020130120241

    申请日:2013-10-10

    Inventor: 김재준 박경환

    Abstract: 본 발명의 아날로그 지연 고정 루프를 이용한 ADC 비교기는, 입력 신호의 레벨과 n비트의 아날로그 출력신호의 레벨을 비교하여 하이 또는 로우 레벨의 비교신호를 출력하는 비교기와, 출력되는 상기 비교신호를 입력으로 하여 그 위상차를 검출하는 위상 검출기와, 상기 위상 검출기로부터 제공되는 위상차 검출신호에 대한 전류 소오스의 제어를 통해 출력 전압을 업 또는 다운시킴으로써, 상기 비교기에서의 오프셋을 보정하기 위한 제어신호를 발생하여 상기 비교기로 공급하는 전하 펌프를 포함할 수 있다.

    Abstract translation: 使用本发明的模拟延迟锁定环ADC比较器,所述比较信号的输入和用于比较的水平和信号的n比特的输入模拟输出信号的电平的比较器输出高电平或低电平的比较信号,输出 所产生的相位差的相位检测器,用于检测用于校正通过电流源从相位检测器所提供的相位差检测信号的控制在比较器的偏移量通过向上或向下的输出电压的控制信号,其中,所述 并且可能包括一个给比较器供电的电荷泵。

    아날로그 지연 고정 루프를 이용한 ADC 비교기
    17.
    发明公开
    아날로그 지연 고정 루프를 이용한 ADC 비교기 有权
    ADC比较器使用模拟延时锁定环路

    公开(公告)号:KR1020150041819A

    公开(公告)日:2015-04-20

    申请号:KR1020130120241

    申请日:2013-10-10

    Inventor: 김재준 박경환

    Abstract: 본발명의아날로그지연고정루프를이용한 ADC 비교기는, 입력신호의레벨과 n비트의아날로그출력신호의레벨을비교하여하이또는로우레벨의비교신호를출력하는비교기와, 출력되는상기비교신호를입력으로하여그 위상차를검출하는위상검출기와, 상기위상검출기로부터제공되는위상차검출신호에대한전류소오스의제어를통해출력전압을업 또는다운시킴으로써, 상기비교기에서의오프셋을보정하기위한제어신호를발생하여상기비교기로공급하는전하펌프를포함할수 있다.

    Abstract translation: 使用本发明的模拟延迟锁定环的ADC比较器包括:比较器,用于通过将输入信号的电平与n位的模拟信号的输出电平的电平进行比较来输出高电平或低电平的比较信号; 相位检测器,用于通过输入输出比较信号来检测相位差; 通过对从相位检测器提供的相位差检测信号的电流源的控制,上下输出电压; 以及电荷泵,用于通过产生用于向比较器提供控制信号以校正比较器的偏移。

    터치 검출장치 및 이를 이용한 터치 검출방법
    18.
    发明公开
    터치 검출장치 및 이를 이용한 터치 검출방법 审中-实审
    触摸感应装置和触摸感应方法

    公开(公告)号:KR1020140126111A

    公开(公告)日:2014-10-30

    申请号:KR1020130044233

    申请日:2013-04-22

    CPC classification number: G06F3/044

    Abstract: 본 발명은 노이즈를 저감하면서 소비전력을 개선할 수 있도록 한 터치 검출장치에 관한 것이다.
    본 발명에 의한 터치 검출장치는, 서로 대향 배치되어 정전용량을 형성하는 다수의 제1 전극들 및 제2 전극들을 포함하는 터치스크린패널과; 상기 제1 전극들로 구동신호를 공급하기 위한 구동회로와; 상기 제2 전극들로부터 센싱신호를 검출하고 상기 센싱신호에 대응하여 터치입력을 인식하기 위한 센싱회로;를 포함하며, 상기 센싱회로는, 각각의 제2 전극들로부터의 센싱신호에 소정의 코드를 부여하여 변조하기 위한 스위칭 유닛과; 상기 스위칭 유닛에 의해 변조된 센싱신호를 증폭하기 위한 증폭부와; 상기 증폭부에 의해 증폭된, 변조된 센싱신호를 디지털 신호로 변환하기 위한 아날로그 디지털 변환부와; 상기 아날로그 디지털 변환부에 의해 디지털화된 변조된 센싱신호를 복조하고 상기 복조된 센싱신호로부터 터치여부 및 위치를 파악하기 위한 제어부;를 포함한다.

    Abstract translation: 本发明涉及能够在降低噪声的同时提高功耗的触摸感测装置。 根据本发明,触摸感测装置包括:触摸屏面板,其包括彼此面对的多个第一电极和第二电极,并形成电容; 驱动电路,其向第一电极提供驱动信号; 以及感测电路,其感测来自第二电极的感测信号,并且识别与感测信号相对应的触摸输入。 感测电路包括:开关单元,其向来自每个第二电极的感测信号提供一定的代码用于调制; 放大单元,放大由开关单元调制的感测信号; 模拟数字转换单元,其将被放大单元放大的调制感测信号转换为数字信号; 以及控制单元,其对由模拟数字转换单元数字化的调制感测信号进行解调,并从解调的感测信号中识别触摸的存在和位置。

    지연 고정 루프를 이용한 오프셋 보정 장치
    20.
    发明授权
    지연 고정 루프를 이용한 오프셋 보정 장치 有权
    使用延迟锁定环的偏移消除装置

    公开(公告)号:KR101691976B1

    公开(公告)日:2017-01-02

    申请号:KR1020150032425

    申请日:2015-03-09

    Inventor: 김재준 박경환

    Abstract: 본발명의지연고정루프를이용한오프셋보정장치는, 입력디지털신호를아날로그신호로변환하여비교기로공급하는 DAC와, 상기 DAC로부터제공되는샘플링및 홀딩된입력신호의레벨과아날로그출력신호의레벨을비교하여하이또는로우레벨의비교신호를출력하는상기비교기와, 상기비교기로부터의비교신호출력을이용하여상기비교기의오프셋을검출하고, 그검출결과에의거하여상기비교기의스위칭을조정하는디지털 DLL부와, 상기비교신호의출력중 어느신호가시간적으로빠른지를판단하여하이또는로우레벨의출력을 SAR 로직부로전달하는결정로직부와, 상기결정로직부로부터제공되는하이또는로우레벨의출력에의거하여최상위비트에서부터최하위비트까지순차적으로기 설정된 n비트수만큼의디지털신호를출력하는상기 SAR 로직부를포함할수 있다.

    Abstract translation: 本发明涉及使用延迟锁定环(DLL)的偏移补偿装置。 使用延迟锁定环路的偏移补偿装置可以包括:DAC,其将输入数字信号转换为模拟信号,并将模拟信号提供给比较器; 比较器,其将由DAC提供的采样和保持输入信号的电平与模拟输出信号的电平进行比较,并输出高电平或低电平比较信号; 数字DLL单元,其通过使用来自比较器的比较信号的输出来检测比较器的偏移,并且基于检测结果控制比较器的切换; 确定逻辑单元,其确定比较信号的输出中的哪一个在其他信号之前,并将高电平或低电平输出发送到SAR逻辑单元; 以及SAR逻辑单元,其基于由确定逻辑单元提供的高电平或低电平输出,顺序地输出等于从最上位到最低位的预设n位的数量的数字信号。

Patent Agency Ranking