一种电容阵列寄生效应的补偿电路和抵消方法

    公开(公告)号:CN107800435A

    公开(公告)日:2018-03-13

    申请号:CN201711205212.3

    申请日:2017-11-27

    Inventor: 潘少辉 胡胜发

    CPC classification number: H03M1/1009 H03M2201/615

    Abstract: 本申请属于电子电路设计技术领域,具体涉及一种电容阵列寄生效应的补偿电路和抵消方法,包括:第一补偿电容、第二补偿电容、第一采样开关、第二采样开关、第三采样开关和第四采样开关;在采样相,差分电路的同相输入端的端口开关和反相输入端的端口开关闭合,第二采样开关和第四采样开关断开,第一补偿电容和第二补偿电容被断路,差分电路的同相输入端的电容阵列与差分电路的反相输入端的电容阵列充电,产生寄生电容;在非采样相,差分电路的同相输入端的端口开关和反相输入端的端口开关断开,第一采样开关和第三采样开关断开,第二采样开关和第四采样开关闭合,第一补偿电容和第二补偿电容充电,补偿在采样相时差分电路产生的寄生电容。

    아날로그 디지털 컨버터, 이를 구비한 시모스 이미지 센서및 아날로그 옵셋 제거방법
    4.
    发明公开
    아날로그 디지털 컨버터, 이를 구비한 시모스 이미지 센서및 아날로그 옵셋 제거방법 失效
    模拟数字转换器,具有该模拟数字转换器的CMOS图像传感器和移除模拟偏移的方法

    公开(公告)号:KR1020070063215A

    公开(公告)日:2007-06-19

    申请号:KR1020050123225

    申请日:2005-12-14

    Inventor: 오학수

    Abstract: An analog digital converter, a CMOS(Complementary Metal-Oxide-Semiconductor) image sensor having the analog digital converter, and a method for removing analog offset are provided to secure a dynamic range of the CMOS image sensor by removing an analog offset. An analog digital converter(20) includes a lamp signal generator(21), a comparator(22), a counter part(24), and a latch part(23). The lamp signal generator(21) generates and outputs a lamp signal corresponding to an analog offset for removing the analog offset. The comparator(22) detects whether the lamp signal is negative or positive and removes the analog signal. The counter part(24) counts an analog pixel signal inputted to the comparator(22) for converting the analog pixel signal to a digital signal. The latch part(23) stores a counting number of the counter part(24) by responding to an output signal(Vo) of the comparator.

    Abstract translation: 提供具有模拟数字转换器的模拟数字转换器,CMOS(互补金属氧化物半导体)图像传感器和用于去除模拟偏移的方法,以通过去除模拟偏移来确保CMOS图像传感器的动态范围。 模拟数字转换器(20)包括灯信号发生器(21),比较器(22),计数器部分(24)和锁存部分(23)。 灯信号发生器(21)产生并输出对应于用于去除模拟偏移的模拟偏移的灯信号。 比较器(22)检测灯信号是负极还是正极,并去除模拟信号。 计数器部件(24)对输入到比较器(22)的模拟像素信号进行计数,以将模拟像素信号转换为数字信号。 锁存部分23通过响应比较器的输出信号(Vo)来存储计数器部分(24)的计数号。

    아날로그/디지털 변환기의 오프셋 조절회로
    5.
    发明公开
    아날로그/디지털 변환기의 오프셋 조절회로 无效
    用于控制数字转换器的模拟电路的电路

    公开(公告)号:KR1020060099023A

    公开(公告)日:2006-09-19

    申请号:KR1020050019997

    申请日:2005-03-10

    Inventor: 이우열

    Abstract: 본 발명은 아날로그 그래픽 신호를 해상도에 따라 아날로그/디지털 변환기가 정확히 디지털 그래픽신호로 변환할 수 있도록 오프셋 값을 설정한다.
    미리 설정된 오프셋 조절용 기준신호를 통과시키는 커플링 콘덴서와, 상기 커플링 콘덴서를 통과한 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기와, 상기 아날로그/디지털 변환기의 출력신호와, 아날로그 그래픽 신호의 해상도에 따라 설정되는 기준 오프셋 값을 비교하고, 비교 결과에 따라 충전 제어신호 또는 방전 제어신호를 선택적으로 발생하는 비교기와, 상기 충전 제어신호 또는 방전 제어신호에 따라 오프셋 전압을 증가 또는 감소시켜 상기 콘덴서에 인가하는 차지 펌프로 구성되는 것으로서 아날로그 그래픽 신호를 해상도에 따라 정확히 10비트 또는 12비트의 디지털 그래픽 신호로 변환하여 평판 표시패널에 표시되는 그래픽 신호의 화질이 향상된다.
    ADC.아날로그/디지털 변환, 오프셋, 그래픽신호, 차지펌프

    스위칭 기법의 저전력 연산증폭기를 이용한 파이프라인아날로그/디지털 변환장치
    6.
    发明公开
    스위칭 기법의 저전력 연산증폭기를 이용한 파이프라인아날로그/디지털 변환장치 无效
    使用具有切换技术的低功率运算放大器的管道A / D转换器

    公开(公告)号:KR1020060088972A

    公开(公告)日:2006-08-07

    申请号:KR1020050009504

    申请日:2005-02-02

    Inventor: 윤광섭 윤병규

    Abstract: 본 발명은 전원전압과 접지전압 사이에 전류통로가 직렬로 연결되고, 입력단에 인가되는 각 바이어스 전압에 응답하는 제 1 트랜지스터들; 상기 제 1 트랜지스터들과 병렬로 연결되되 제 1 트랜지스터들과 일대일로 대응되어 소정의 스위치를 통해 입력단이 상호 연결되는 제 2 트랜지스터들; 상기 전원전압과 접지전압 사이에 전류통로가 직렬로 연결되고, 입력단에 인가되는 각 바이어스 전압에 응답하는 제 3 트랜지스터들; 상기 제 3 트랜지스터들과 병렬로 연결되되 제 3 트랜지스터들과 일대일로 대응되어 소정의 스위치를 통해 입력단이 상호 연결되는 제 4 트랜지스터들; 상기 제 1 트랜지스터들 중 풀-업 트랜지스터 사이의 전류통로와 제 1 노드 사이에 전류통로가 연결되고 제 1 입력전압에 응답하는 N형 트랜지스터; 상기 제 3 트랜지스터들 중 풀-업 트랜지스터 사이의 전류통로와 제 1 노드 사이에 전류통로가 연결되고 제 2 입력전압에 응답하는 N형 트랜지스터; 및 상기 제 1 노드와 접지전압 사이에 전류통로가 연결되고 바이어스 전압에 응답하는 N형 트랜지스터;로 이루어진 스위칭 기법을 이용한 연산증폭기를 A/D변환기에 적용함으로써, 전력소모가 작고 고속 및 고해상도를 유지하므로 시스템의 소형화와 경량화로 휴대용 영상신호처리용 시스템의 구현이 용이한 스위칭 기법의 저전력 연산증폭기를 이용한 파이프라인 아날로그/디지털 변환장치를 제공한다.

    오차 보상을 위한 AD 변환 장치
    7.
    发明公开
    오차 보상을 위한 AD 변환 장치 有权
    用于校正错误的模拟数字转换

    公开(公告)号:KR1020130062891A

    公开(公告)日:2013-06-13

    申请号:KR1020120140361

    申请日:2012-12-05

    Inventor: 김종혁

    Abstract: PURPOSE: An AD(Analog-to-Digital) conversion device for error compensation is provided to output a digital signal through more accurate AD conversion. CONSTITUTION: An AD conversion device(100) includes an analog signal input unit(110), an AD conversion unit(120), a constant number generation unit(140), and a digital signal output unit(130). The analog signal input unit generates an analog voltage value by receiving an analog signal from an external sensor(10). The AD conversion unit converts an analog voltage value into a digital signal. The constant number generation unit generates at least one compensation constant number for compensating an error in the analog voltage value. The digital signal output unit outputs the digital signal in which an error is compensated by applying a compensation constant number to the digital signal. [Reference numerals] (10) External sensor; (110) Analog signal input unit; (120) AD conversion unit; (130) Digital signal output unit; (140) Constant number generation unit

    Abstract translation: 目的:提供用于误差补偿的AD(模数转换)转换装置,通过更精确的AD转换输出数字信号。 构成:AD转换装置(100)包括模拟信号输入单元(110),AD转换单元(120),常数产生单元(140)和数字信号输出单元(130)。 模拟信号输入单元通过从外部传感器(10)接收模拟信号来产生模拟电压值。 AD转换单元将模拟电压值转换为数字信号。 常数产生单元产生用于补偿模拟电压值中的误差的至少一个补偿常数。 数字信号输出单元通过对数字信号施加补偿常数来输出补偿误差的数字信号。 (附图标记)(10)外部传感器; (110)模拟信号输入单元; (120)AD转换单元; (130)数字信号输出单元; (140)恒定数生成单元

    Monitoring circuit including adc with high resolution
    8.
    发明公开
    Monitoring circuit including adc with high resolution 审中-公开
    监控电路,包括高分辨率ADC

    公开(公告)号:KR20120005899A

    公开(公告)日:2012-01-17

    申请号:KR20100066592

    申请日:2010-07-09

    Abstract: PURPOSE: A monitoring circuit is provided to support high definition by revising an analog signal or a digital value according to amplitude or offset. CONSTITUTION: A sensor(100) senses the operation parameter of an optoelectronic device to an analog signal. An ADC(analog to digital converter) module(200) changes an analog signal into a digital value. A memory(300) stores a critical value of the operation parameter of the optoelectronic device. A comparator(400) generates a flag according to a comparison result of the critical value. The ADC module revises the analog signal or the digital value according to offset or amplitude of the analog signal. An ADC controller determines a shift coefficient of the digital value and a variable coefficient of the analog signal according to the analog signal.

    Abstract translation: 目的:提供监控电路,通过根据幅度或偏移量修改模拟信号或数字值来支持高清晰度。 构成:传感器(100)将光电器件的操作参数检测为模拟信号。 ADC(模数转换器)模块(200)将模拟信号改变为数字值。 存储器(300)存储光电子器件的操作参数的临界值。 比较器(400)根据临界值的比较结果生成标志。 ADC模块根据模拟信号的偏移或幅度修改模拟信号或数字值。 ADC控制器根据模拟信号确定数字值的移位系数和模拟信号的可变系数。

    오프셋 전압 보정 회로
    9.
    发明公开
    오프셋 전압 보정 회로 有权
    用于校准偏置电压的电路

    公开(公告)号:KR1020110011515A

    公开(公告)日:2011-02-08

    申请号:KR1020100026365

    申请日:2010-03-24

    Abstract: PURPOSE: An offset voltage compensation circuit is provided to compensate for an offset voltage in a digital analog converter by applying a signal which enables an offset voltage compensation mode to the front end of the digital analog converter. CONSTITUTION: A comparator(220) outputs comparison result between two comparison voltages. An up/down counter(231) outputs an up-counted or down-counted output signal according to the output signal of the comparator. A current digital to analog converter(233) controls the size of the comparison voltage by controlling a current which flows into a node according to the output signal of the up/down counter. A digital to analog converter(210) is installed in the front end of the comparator. The comparator receives the output signal of the digital analog converter as an input signal.

    Abstract translation: 目的:提供一个偏移电压补偿电路,通过施加一个使能偏移电压补偿模式到数字模拟转换器前端的信号来补偿数字模拟转换器中的失调电压。 构成:比较器(220)输出两个比较电压之间的比较结果。 升/降计数器(231)根据比较器的输出信号输出上计数或递减计数的输出信号。 当前的数模转换器(233)通过根据上/下计数器的输出信号控制流入节点的电流来控制比较电压的大小。 数模转换器(210)安装在比较器的前端。 比较器接收数字模拟转换器的输出信号作为输入信号。

    기생 캐패시턴스 영향에 둔감한 캐패시터 배열의 분리 회로
    10.
    发明公开
    기생 캐패시턴스 영향에 둔감한 캐패시터 배열의 분리 회로 失效
    电容阵列分路电路的PARASITIC电容敏感技术

    公开(公告)号:KR1020090005865A

    公开(公告)日:2009-01-14

    申请号:KR1020070069244

    申请日:2007-07-10

    Abstract: A parasitic capacitance insensitive technique for a capacitor array split circuit is provided to maintain the fixed voltage in the parasitic capacitance by setting up the charge-control part in the off switch. A complementation switched capacitor combination(30) comprises az complementary switch(31) and a capacitor(32). The complementary switch is made of an on-switch(31-1) and an off-switch(31-2). The capacitor receives the predetermined electric potential according to the on/off of the complementary switch. A charge-control part(10) is formed with the operational amplifier. The output terminal of the operational amplifier is connected to the inverted input terminal. The complementation switched capacitor combination is serially connected to the charge-control part. The complementary switch is serially connected to the capacitor. One side plate of capacitor is connected to the C+ terminal. The other side plate of capacitor is connected to one node of the complementary switch. On switch of the complementary switch is connected to the C- terminal. The off switch of the complementary switch is connected to I node.

    Abstract translation: 提供了用于电容器阵列分离电路的寄生电容不灵敏技术,通过在断开开关中设置充电控制部分来将固定电压维持在寄生电容中。 互补开关电容器组合(30)包括az互补开关(31)和电容器(32)。 互补开关由开关(31-1)和断开开关(31-2)组成。 电容器根据互补开关的开/关来接收预定的电位。 电荷控制部件(10)由运算放大器形成。 运算放大器的输出端子连接到反相输入端子。 互补开关电容器组合串联连接到充电控制部分。 互补开关串联连接到电容器。 电容器的一个侧板连接到C +端子。 电容器的另一侧板连接到互补开关的一个节点。 互补开关的开关连接到C端子。 互补开关的关闭开关连接到I节点。

Patent Agency Ranking