Abstract:
An analog digital converter, a CMOS(Complementary Metal-Oxide-Semiconductor) image sensor having the analog digital converter, and a method for removing analog offset are provided to secure a dynamic range of the CMOS image sensor by removing an analog offset. An analog digital converter(20) includes a lamp signal generator(21), a comparator(22), a counter part(24), and a latch part(23). The lamp signal generator(21) generates and outputs a lamp signal corresponding to an analog offset for removing the analog offset. The comparator(22) detects whether the lamp signal is negative or positive and removes the analog signal. The counter part(24) counts an analog pixel signal inputted to the comparator(22) for converting the analog pixel signal to a digital signal. The latch part(23) stores a counting number of the counter part(24) by responding to an output signal(Vo) of the comparator.
Abstract:
본 발명은 아날로그 그래픽 신호를 해상도에 따라 아날로그/디지털 변환기가 정확히 디지털 그래픽신호로 변환할 수 있도록 오프셋 값을 설정한다. 미리 설정된 오프셋 조절용 기준신호를 통과시키는 커플링 콘덴서와, 상기 커플링 콘덴서를 통과한 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기와, 상기 아날로그/디지털 변환기의 출력신호와, 아날로그 그래픽 신호의 해상도에 따라 설정되는 기준 오프셋 값을 비교하고, 비교 결과에 따라 충전 제어신호 또는 방전 제어신호를 선택적으로 발생하는 비교기와, 상기 충전 제어신호 또는 방전 제어신호에 따라 오프셋 전압을 증가 또는 감소시켜 상기 콘덴서에 인가하는 차지 펌프로 구성되는 것으로서 아날로그 그래픽 신호를 해상도에 따라 정확히 10비트 또는 12비트의 디지털 그래픽 신호로 변환하여 평판 표시패널에 표시되는 그래픽 신호의 화질이 향상된다. ADC.아날로그/디지털 변환, 오프셋, 그래픽신호, 차지펌프
Abstract:
본 발명은 전원전압과 접지전압 사이에 전류통로가 직렬로 연결되고, 입력단에 인가되는 각 바이어스 전압에 응답하는 제 1 트랜지스터들; 상기 제 1 트랜지스터들과 병렬로 연결되되 제 1 트랜지스터들과 일대일로 대응되어 소정의 스위치를 통해 입력단이 상호 연결되는 제 2 트랜지스터들; 상기 전원전압과 접지전압 사이에 전류통로가 직렬로 연결되고, 입력단에 인가되는 각 바이어스 전압에 응답하는 제 3 트랜지스터들; 상기 제 3 트랜지스터들과 병렬로 연결되되 제 3 트랜지스터들과 일대일로 대응되어 소정의 스위치를 통해 입력단이 상호 연결되는 제 4 트랜지스터들; 상기 제 1 트랜지스터들 중 풀-업 트랜지스터 사이의 전류통로와 제 1 노드 사이에 전류통로가 연결되고 제 1 입력전압에 응답하는 N형 트랜지스터; 상기 제 3 트랜지스터들 중 풀-업 트랜지스터 사이의 전류통로와 제 1 노드 사이에 전류통로가 연결되고 제 2 입력전압에 응답하는 N형 트랜지스터; 및 상기 제 1 노드와 접지전압 사이에 전류통로가 연결되고 바이어스 전압에 응답하는 N형 트랜지스터;로 이루어진 스위칭 기법을 이용한 연산증폭기를 A/D변환기에 적용함으로써, 전력소모가 작고 고속 및 고해상도를 유지하므로 시스템의 소형화와 경량화로 휴대용 영상신호처리용 시스템의 구현이 용이한 스위칭 기법의 저전력 연산증폭기를 이용한 파이프라인 아날로그/디지털 변환장치를 제공한다.
Abstract:
PURPOSE: An AD(Analog-to-Digital) conversion device for error compensation is provided to output a digital signal through more accurate AD conversion. CONSTITUTION: An AD conversion device(100) includes an analog signal input unit(110), an AD conversion unit(120), a constant number generation unit(140), and a digital signal output unit(130). The analog signal input unit generates an analog voltage value by receiving an analog signal from an external sensor(10). The AD conversion unit converts an analog voltage value into a digital signal. The constant number generation unit generates at least one compensation constant number for compensating an error in the analog voltage value. The digital signal output unit outputs the digital signal in which an error is compensated by applying a compensation constant number to the digital signal. [Reference numerals] (10) External sensor; (110) Analog signal input unit; (120) AD conversion unit; (130) Digital signal output unit; (140) Constant number generation unit
Abstract:
PURPOSE: A monitoring circuit is provided to support high definition by revising an analog signal or a digital value according to amplitude or offset. CONSTITUTION: A sensor(100) senses the operation parameter of an optoelectronic device to an analog signal. An ADC(analog to digital converter) module(200) changes an analog signal into a digital value. A memory(300) stores a critical value of the operation parameter of the optoelectronic device. A comparator(400) generates a flag according to a comparison result of the critical value. The ADC module revises the analog signal or the digital value according to offset or amplitude of the analog signal. An ADC controller determines a shift coefficient of the digital value and a variable coefficient of the analog signal according to the analog signal.
Abstract:
PURPOSE: An offset voltage compensation circuit is provided to compensate for an offset voltage in a digital analog converter by applying a signal which enables an offset voltage compensation mode to the front end of the digital analog converter. CONSTITUTION: A comparator(220) outputs comparison result between two comparison voltages. An up/down counter(231) outputs an up-counted or down-counted output signal according to the output signal of the comparator. A current digital to analog converter(233) controls the size of the comparison voltage by controlling a current which flows into a node according to the output signal of the up/down counter. A digital to analog converter(210) is installed in the front end of the comparator. The comparator receives the output signal of the digital analog converter as an input signal.
Abstract:
A parasitic capacitance insensitive technique for a capacitor array split circuit is provided to maintain the fixed voltage in the parasitic capacitance by setting up the charge-control part in the off switch. A complementation switched capacitor combination(30) comprises az complementary switch(31) and a capacitor(32). The complementary switch is made of an on-switch(31-1) and an off-switch(31-2). The capacitor receives the predetermined electric potential according to the on/off of the complementary switch. A charge-control part(10) is formed with the operational amplifier. The output terminal of the operational amplifier is connected to the inverted input terminal. The complementation switched capacitor combination is serially connected to the charge-control part. The complementary switch is serially connected to the capacitor. One side plate of capacitor is connected to the C+ terminal. The other side plate of capacitor is connected to one node of the complementary switch. On switch of the complementary switch is connected to the C- terminal. The off switch of the complementary switch is connected to I node.