능동행렬 디스플레이 패널 내 데이터 드라이버 집적을위한 아날로그 버퍼회로
    12.
    发明公开
    능동행렬 디스플레이 패널 내 데이터 드라이버 집적을위한 아날로그 버퍼회로 失效
    用于有源矩阵显示面板中数据驱动器集成的模拟缓冲电路

    公开(公告)号:KR1020060055855A

    公开(公告)日:2006-05-24

    申请号:KR1020040095023

    申请日:2004-11-19

    Abstract: 본 발명은 아날로그 버퍼회로에 관한 것으로, 제1 전원전압(V
    DD )을 수신하며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제1 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 직렬 접속되며, 제2 전원전압(V
    SS )을 수신하는 제2 트랜지스터와; 입력전압을 수신하고, 상기 타이밍 제어부에 의해 제어되며, 노드 B에서 자신의 드레인 전극과 상기 제2 트랜지스터의 게이트 전극이 접속된 제3 트랜지스터와; 타이밍 제어부에 의해 제어되며, 소스 전극이 상기 노드 A에 접속된 제4 트랜지스터와; 상기 타이밍 제어부에 의해 제어되며, 상기 제1 전원전압(V
    DD )과 상기 노드 B 사이에 소스/드레인 전류통로가 접속된 제5 트랜지스터와; 상기 제1 전원전압(V
    DD )과 출력단 사이에 접속된 커패시터를 포함하며, 상기 출력단에서의 전압은 상기 입력전압과 함수관계에 있음을 특징으로 한다.
    박막트랜지스터, 아날로그 버퍼회로, 포화영역, 함수관계

    Abstract translation: 本发明涉及一种模拟缓冲电路,其中第一电源电压V

    아날로그 버퍼회로
    13.
    发明公开
    아날로그 버퍼회로 失效
    模拟缓冲电路

    公开(公告)号:KR1020060015841A

    公开(公告)日:2006-02-21

    申请号:KR1020040064213

    申请日:2004-08-16

    Inventor: 한민구 정상훈

    Abstract: 본 발명은 능동구동 디스플레이(active matrix display)의 구동을 위한 아날로그 버퍼회로에 관한 것으로, 데이터신호를 샘플링하는 제1 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 접속되며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제2 트랜지스터와; 제1 전원전압(VDD)을 수신하며, 액티브 신호에 따라 제어되는 제3 트랜지스터와; 상기 노드 A에 게이트 전극이 접속된 제4 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로와 상기 노드 A 사이에 자신의 소스/드레인 전류통로가 접속되며, 게이트 전극과 드레인 전극이 접속된 제5 트랜지스터와; 제2 전원전압(VSS)을 수신하고, 상기 제5 트랜지스터의 드레인 전극에 자신의 소스/드레인 전류 통로가 접속되며, 리셋 신호에 따라 제어되는 제6 트랜지스터와; 상기 제2 전원전압(VSS)을 수신하고, 상기 제4 트랜지스터의 소스 전극에 자신의 소스/드레인 전류 통로가 접속되며, 리셋 신호에 따라 제어되는 제7 트랜지스터를 포함함을 특징으로 한다.
    아날로그 버퍼회로, 능동구동 디스플레이, 부트스트래핑

    Abstract translation: 本发明涉及一种用于驱动有源矩阵显示器的模拟缓冲器电路,包括:用于采样数据信号的第一晶体管; 第二晶体管,其源极/漏极电流路径连接到第一晶体管的源极/漏极电流路径,并且具有连接到节点A的栅极电极和漏极电极; 第三晶体管,接收第一电源电压(VDD)并根据有效信号进行控制; 第四晶体管,具有连接到节点A的栅电极; 第五晶体管,其源极/漏极电流路径连接在第一晶体管的源极/漏极电流路径与节点A之间,并且具有连接的栅极电极和漏极电极; 第六晶体管,其接收第二电源电压VSS并连接到第五晶体管的漏极并具有其源极/漏极电流路径,并且根据复位信号被控制; 以及第七晶体管,其接收第二电源电压VSS并连接到第四晶体管的源电极,并且根据复位信号来控制其源极/漏极电流路径。

    능동행렬 디스플레이 패널 내 데이터 드라이버 집적을위한 아날로그 버퍼회로
    14.
    发明授权
    능동행렬 디스플레이 패널 내 데이터 드라이버 집적을위한 아날로그 버퍼회로 失效
    用于在主动矩阵显示面板中集成数据驱动器的模拟缓冲电路

    公开(公告)号:KR100608249B1

    公开(公告)日:2006-08-02

    申请号:KR1020040095023

    申请日:2004-11-19

    Abstract: 본 발명은 아날로그 버퍼회로에 관한 것으로, 제1 전원전압(V
    DD )을 수신하며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제1 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 직렬 접속되며, 제2 전원전압(V
    SS )을 수신하는 제2 트랜지스터와; 입력전압을 수신하고, 상기 타이밍 제어부에 의해 제어되며, 노드 B에서 자신의 드레인 전극과 상기 제2 트랜지스터의 게이트 전극이 접속된 제3 트랜지스터와; 타이밍 제어부에 의해 제어되며, 소스 전극이 상기 노드 A에 접속된 제4 트랜지스터와; 상기 타이밍 제어부에 의해 제어되며, 상기 제1 전원전압(V
    DD )과 상기 노드 B 사이에 소스/드레인 전류통로가 접속된 제5 트랜지스터와; 상기 제1 전원전압(V
    DD )과 출력단 사이에 접속된 커패시터를 포함하며, 상기 출력단에서의 전압은 상기 입력전압과 함수관계에 있음을 특징으로 한다.
    박막트랜지스터, 아날로그 버퍼회로, 포화영역, 함수관계

    트랜지스터의 스위칭방법 및 이를 이용한 스위칭회로
    16.
    发明授权
    트랜지스터의 스위칭방법 및 이를 이용한 스위칭회로 失效
    使用该晶体管和切换电路的切换方法

    公开(公告)号:KR100485130B1

    公开(公告)日:2005-04-25

    申请号:KR1020020063570

    申请日:2002-10-17

    Abstract: 본 발명은 트랜지스터의 스위칭방법 및 이를 이용한 스위칭회로에 관한 것으로, 특히 용량성 결합(capacitive coupling)과 부트-스트래핑(boot-strapping)을 이용하여 N-형 트랜지스터의 경우 출력전압보다 낮은 전압을 갖는 입력 신호로도 트랜지스터를 턴-온(turn on)시키며, P-형 트랜지스터의 경우 출력전압보다 높은 전압을 갖는 입력신호로도 트랜지스터를 턴-온 시키는 기술에 관한 것이다.

    능동 매트릭스 유기물 발광 다이오드 디스플레이 화소구조
    17.
    发明公开
    능동 매트릭스 유기물 발광 다이오드 디스플레이 화소구조 失效
    有源矩阵有机LED显示屏的像素结构

    公开(公告)号:KR1020030069293A

    公开(公告)日:2003-08-27

    申请号:KR1020020008776

    申请日:2002-02-19

    CPC classification number: G09G3/3225 G09G3/3233 G09G2300/043

    Abstract: PURPOSE: A pixel structure of an active matrix organic LED(Light Emitting Diode) display is provided to improve non-uniformity of a threshold voltage of a TFT(Thin Film Transistor) by using only four TFTs and one capacitor. CONSTITUTION: A pixel structure of an active matrix organic LED(Light Emitting Diode) display includes a data line, a selection line, an organic LED, a capacitor(C1), the first transistor(T1), the second transistor(T2), and a threshold voltage correction portion(T3,T4). The capacitor(C1) is used for storing the data voltage applied to the data line. The first transistor(T1) is used for turning on or turning off the data voltage according to voltage applied to the selection line. The second transistor(T2) is used for transmitting the current corresponding to a data value of the capacitor to the organic LED. The threshold voltage correction portion(T3,T4) stores a voltage difference between the voltage applied to the data line and the threshold voltage of the second transistor(T2).

    Abstract translation: 目的:提供有源矩阵有机LED(发光二极管)显示器的像素结构,以通过仅使用四个TFT和一个电容器来改善TFT(薄膜晶体管)的阈值电压的不均匀性。 构成:有源矩阵有机LED(发光二极管)显示器的像素结构包括数据线,选择线,有机LED,电容器(C1),第一晶体管(T1),第二晶体管(T2), 和阈值电压校正部(T3,T4)。 电容器(C1)用于存储施加到数据线的数据电压。 第一晶体管(T1)用于根据施加到选择线的电压来接通或关断数据电压。 第二晶体管(T2)用于将与电容器的数据值相对应的电流传输到有机LED。 阈值电压校正部(T3,T4)存储施加到数据线的电压与第二晶体管(T2)的阈值电压之间的电压差。

Patent Agency Ranking