-
公开(公告)号:KR101420592B1
公开(公告)日:2014-07-17
申请号:KR1020120150725
申请日:2012-12-21
Applicant: 전남대학교산학협력단
Abstract: 본 발명은 컴퓨터 시스템에 관한 것으로, 컴퓨터 시스템에서 연산 자원의 활용률을 향상시키고, 스레드들을 실행하는 데 소요되는 시간을 절감하여 컴퓨터 시스템의 성능을 향상시키기 위한 것이다. 본 발명은 실행 준비가 완료된 워프들을 선택하고, 선택된 워프들을 결합하여 결합 워프를 인출하는 워프 스케줄러와, 결합 워프의 스레드들에 연산을 수행하는 연산 장치들을 포함하는 컴퓨터 시스템을 제공한다. 본 발명에 따르면, 컴퓨터 시스템에서 연산 자원의 활용률이 향상될 수 있다.
-
12.
公开(公告)号:KR101086457B1
公开(公告)日:2011-11-25
申请号:KR1020090132139
申请日:2009-12-28
Applicant: 전남대학교산학협력단
CPC classification number: G06F9/3844 , G06F9/3806 , G06F9/3808
Abstract: 본 발명은 프로세서 시스템에 관한 것으로, 보다 구체적으로는 분기예측기(Branch predictor)를 포함하는 프로세서 시스템에 있어서, 분기가 일어나지 않을 것으로 예측되는 명령어들을 하나의 세트로 하여 복수 개의 명령어 세트를 저장하는 저전력 트레이스 캐쉬 및 다음에 실행될 명령어 세트를 예측하여 하나의 명령어 세트가 인출되는 동안 프로세서 코어에서 분기예측기 및 주 명령어 캐쉬로의 접근을 차단하는 명령어 세트 예측기를 구비하여 상기 분기예측기의 동작에 의해 소비되는 전력을 절감할 수 있는 프로세서 시스템에 관한 것이다.
프로세서 시스템, 프로세서 코어, 분기예측기, 주 명령어 캐쉬
-