-
公开(公告)号:KR101428003B1
公开(公告)日:2014-08-07
申请号:KR1020120131030
申请日:2012-11-19
Applicant: 전자부품연구원
IPC: H04B1/48
CPC classification number: H01P1/10 , H03K17/693
Abstract: 트랜스포머 기반 RF 스위치 및 그 스위칭 방법이 제공된다. 본 발명의 실시예에 따른 RF 스위치는, 1차측이 송신단에 연결되고 2차측이 안테나에 연결된 송신단 트랜스포머와 1차측이 안테나에 연결되고 2차측이 수신단에 연결된 수신단 트랜스포머를 포함하고, 송신 모드에서는 송신단 트랜스포머가 턴-온 되고, 수신 모드에서는 수신단 트랜스포머가 턴-온 된다. 이에 의해, 직렬 연결된 트랜지스터에 의한 스위칭이 아닌 트랜스포머 기반의 스위칭이 가능하게 되어, 높은 아이솔레이션(High Isolation) 뿐만 아니라, 높은 선형성(High linearity)과 낮은 삽입 손실(Low insertion loss) 모두를 구비한 RF 스위치 구현이 가능해진다.
-
12.
-
公开(公告)号:KR1020130068256A
公开(公告)日:2013-06-26
申请号:KR1020110135236
申请日:2011-12-15
Applicant: 전자부품연구원
Abstract: PURPOSE: A bonding wire impedance matching circuit is provided to send a signal in desired frequency with a minimum insertion loss without using a specially designed antenna for compensating a thin transmission line or an inductance, thereby being applied to diverse millimeter bands. CONSTITUTION: An impedance matching circuit(100) includes a first pad(110), a transmission line(120), a second pad(130), a dielectric substrate(140), and a ground(150). The ground is positioned on a lower surface of the dielectric substrate. The first pad is positioned on an upper surface of the dielectric substrate and is connected with a bonding wire. The transmission line is positioned on the upper surface of the dielectric substrate, and one end of the transmission line is separated from the first pad leaving a fixed gap. The second pad is positioned inside the dielectric substrate, and the first pad area and the area of the end of the transmission line are overlapped.
Abstract translation: 目的:提供接合线阻抗匹配电路,以最小的插入损耗发送具有期望频率的信号,而不使用专门设计的天线来补偿薄的传输线或电感,从而应用于不同的毫米波段。 构成:阻抗匹配电路(100)包括第一焊盘(110),传输线(120),第二焊盘(130),电介质基板(140)和接地(150)。 地面位于电介质基片的下表面。 第一焊盘位于电介质基板的上表面上并与接合线连接。 传输线位于电介质基板的上表面上,传输线的一端与第一焊盘分离,留下固定间隙。 第二焊盘位于电介质基板的内部,并且第一焊盘区域和传输线的端部的区域重叠。
-
公开(公告)号:KR1020120046619A
公开(公告)日:2012-05-10
申请号:KR1020100108365
申请日:2010-11-02
IPC: H03M1/12
Abstract: PURPOSE: An analog to digital converter is provided to prevent the consumption of a static current generated due to a bias current source of a comparator by using a latch instead of the comparator. CONSTITUTION: A first latch line(110) includes a plurality of latches(1101-110n). The latch changes the difference of a reference voltage and an analog input voltage, corresponding to an analog input signal, into a digital level. A reference voltage generation unit(120) inputs a reference voltage into an input terminal of the latch. A second latch line(130) includes a plurality of latches(1301-130n). A reference clock generating unit(140) respectively supplies a reference clock to the first latch line and the second latch line. A digital processing unit(150) outputs a final digital signal by encoding a differential output signal pair of the latch in the second latch line.
Abstract translation: 目的:提供模数转换器,以通过使用锁存器而不是比较器来消除由比较器的偏置电流源产生的静态电流。 构成:第一锁存线(110)包括多个闩锁(1101-110n)。 锁存器将对应于模拟输入信号的参考电压和模拟输入电压的差值改变为数字电平。 参考电压产生单元(120)将参考电压输入到锁存器的输入端。 第二锁存线(130)包括多个锁存器(1301-130n)。 参考时钟产生单元(140)分别将参考时钟提供给第一锁存线和第二锁存线。 数字处理单元(150)通过对第二锁存线中的锁存器的差分输出信号对进行编码来输出最终的数字信号。
-
公开(公告)号:KR1020110066319A
公开(公告)日:2011-06-17
申请号:KR1020090122925
申请日:2009-12-11
Applicant: 전자부품연구원
CPC classification number: H03B5/1265 , H03B5/1215 , H03B5/1243 , H03B2200/0008 , H03B2201/0208
Abstract: PURPOSE: A broadband voltage controlled oscillator is provided to have a differential Colpittz structure, thereby reducing phase noise. CONSTITUTION: A differential Colpittz oscillator(110) outputs oscillator signals. A tuning capacitor array unit(120) converts an oscillation frequency into a broadband by discretely tuning the oscillation frequency. A varactor diode unit(130) analogously tunes the tuned oscillation frequency. A high impedance unit(140) maintains the oscillation of the differential Colpittz oscillator. An active bias unit(150) stably maintains the voltages of the first and second oscillation terminals.
Abstract translation: 目的:提供宽带压控振荡器以具有差分Colpittz结构,从而降低相位噪声。 构成:差分Colpittz振荡器(110)输出振荡器信号。 调谐电容器阵列单元(120)通过离散地调谐振荡频率将振荡频率转换成宽带。 变容二极管单元(130)类似地调谐调谐振荡频率。 高阻抗单元(140)保持差分Colpittz振荡器的振荡。 有源偏置单元(150)稳定地保持第一和第二振荡端子的电压。
-
公开(公告)号:KR101768361B1
公开(公告)日:2017-08-17
申请号:KR1020160018200
申请日:2016-02-17
Applicant: 전자부품연구원
CPC classification number: H03F1/223 , H03F1/347 , H03F3/193 , H03F2200/405 , H03F2200/451 , H03F2200/537
Abstract: 트랜스포머를이용하여이득을증가시키는 RF 증폭기가제공된다. 본발명의실시예에따른증폭기는, 입력전압을증폭변환하여전류를생성하는제1 트랜지스터, 생성된전류를증폭하는제2 트랜지스터및 제2 트랜지스터의이미터전류를게이트로피드백하는제1 트랜스포머를포함한다. 이에의해, 트랜스포머를이용하여트랜지스터의 G을부스팅하여낮은전류로높은이득을얻을수 있게되어, 높은주파수에서기생캐패시터에의한이득감소문제를해소할수 있게된다.
-
公开(公告)号:KR1020170050397A
公开(公告)日:2017-05-11
申请号:KR1020150151878
申请日:2015-10-30
Applicant: 전자부품연구원
Abstract: 위상변환기를이용해잡음을제거한저 잡음증폭기가제공된다. 본발명의실시예에따른저 잡음증폭기는, 입력신호를증폭하는제1 증폭부와제2 증폭부, 제1 증폭부에서의증폭신호와제2 증폭부에서의증폭신호를합하여출력하는출력부및 제1 증폭부의입력단에서잡음전류의위상을변환하여제2 증폭부에입력시키는제1 매칭부를포함한다. 이에의해, 증폭기를크기가작은트랜지스터들을갖는소규모증폭기들로분할하고, 위상변환을위한매칭회로를이용하여, 증폭기들의잡음을줄이고서로상쇄시킬수 있게된다.
Abstract translation: 提供一个低噪声放大器,用移相器消除噪声。 根据本发明的实施例,第1个部分放大单元和用于放大输入信号的第二放大器的低噪声放大器,所述eseoui第一放大单元放大的信号,并用于通过将所放大的信号部分和输出eseoui放大器部分的第二输出 以及第一匹配单元,用于转换第一放大单元的输入端子处的噪声电流的相位并将噪声电流的相位输入到第二放大单元。 由此,可以将放大器分成具有小尺寸晶体管的小型放大器,并且可以使用用于相位转换的匹配电路来降低放大器的噪声并相互抵消。
-
公开(公告)号:KR101664463B1
公开(公告)日:2016-10-25
申请号:KR1020150011090
申请日:2015-01-23
Applicant: 전자부품연구원
Abstract: 본발명은, 밀리미터주파수에데이터를포함하여전송하고, 별도의무선으로클록(clock) 신호를전송하며, 밀리미터데이터안테나와클록(clock)용안테나를함께구성하는듀얼밴드안테나구조를구비하여통신의효율성을높일수 있음은물론, 파워소모가높은 CDR 회로를제거하여파워효율을높이고, 송신단에서필요로하는코딩(coding)을제거하여보다고속통신이가능하도록하는송수신장치를제공할수 있게한다.
-
公开(公告)号:KR1020160066592A
公开(公告)日:2016-06-13
申请号:KR1020140170297
申请日:2014-12-02
Applicant: 전자부품연구원
IPC: H03C3/02
CPC classification number: H04B1/04 , H04L7/0331 , H04L27/2014 , H04L27/2039 , H04L2027/0016 , H04L2027/0018 , H04L2027/0055 , H04L2027/0091 , H03C3/02 , Y10S336/01
Abstract: 본발명은디지털데이터를밀리미터주파수대역의송신신호로변조할수 있는저전력고효율의밀리미터파모듈레이션장치에관한것으로, 밀리미터파모듈레이션장치는, 콘스턴트엔벨로프속성의변조를수행하며입력데이터의속도에따라제1 국부발진신호가고정되는변조부, 변조부의출력을위상천이하는위상시프터, 위상시프터의출력을증폭하는전력증폭기, 및전력증폭기의출력에연결되는안테나를포함한다.
Abstract translation: 本发明涉及一种毫米波的低功率,高效率的调制装置,可以用毫米波段的发送信号调制数字数据。 毫米波的调制装置包括:调制部,其根据输入数据进行恒定包络特性的调制,固定第一本地振荡信号;移相器,其相位转换调制部的输出;功率放大器, 放大移相器的输出,以及连接到功率放大器的输出的天线。
-
公开(公告)号:KR101570112B1
公开(公告)日:2015-11-19
申请号:KR1020140133443
申请日:2014-10-02
Applicant: 전자부품연구원
IPC: H03K5/22
CPC classification number: H03K5/22
Abstract: 본발명은차동형태의레지스터인 SR 래치를이용하는축차비교형아날로그디지털변환기구조에서 SR 래치결정의준안정성을탐지하고보정하는 SR 래치의준안정성탐지및 보정회로에관한것으로, SR 래치의준안정성탐지및 보정회로는, 축차비교형아날로그디지털변환기의비교기후단에연결되는 SR 래치로부터의제1출력과제2출력, SR 래치를활성화하는인에이블신호및 비교기의기할당된비교동작시간의경과를알리는클럭을받는입력부와, 제1출력과제2출력이동일한값을가질때 제1출력또는제2출력에의해활성화되는래치출력탐지부와, 인에이블신호가활성화된상태에서클럭의에지트리거드에응답하여활성화되는비교기동작시간탐지부와, 래치출력탐지부의활성화상태와비교기동작시간탐지부의활성화상태에서플래그신호를출력하는출력부를포함한다.
Abstract translation: 本发明涉及SR锁存器的亚稳态检测和校正电路,其使用作为差分寄存器的SR锁存器来检测和校正在逐次逼近型模拟数字转换器结构中SR锁存器判定的亚稳态。 SR锁存器的亚稳态检测和校正电路包括:接收第一输出和第二输出的输入部分,使能SR锁存器的使能信号以及通知来自所述SR锁存器的比较器之前分配的比较运算时间的时钟 SR锁存器连接到逐次逼近型模拟数字转换器的比较器的后部; 当第一输出和第二输出具有相等值时,由第一输出或第二输出使能的锁存器输出检测部分; 比较器运行时间检测部,其在使能信号使能的状态下响应于时钟的边沿触发信号而使能; 以及在闩锁输出检测部分和比较器操作时间检测部分被使能的状态下输出标志信号的输出部分。
-
-
-
-
-
-
-
-
-