광대역 도허티 전력 증폭기
    1.
    发明授权
    광대역 도허티 전력 증폭기 有权
    宽带多赫蒂功率放大器

    公开(公告)号:KR101654927B1

    公开(公告)日:2016-09-08

    申请号:KR1020140170298

    申请日:2014-12-02

    Abstract: 본발명은협대역문제를개선하여보다안정적인구조를갖는광대역도허티전력증폭기에관한것으로, 도허티전력증폭기는, 입력신호가입력되는입력단, 입력과출력을구비하고입력이입력단에연결되는캐리어증폭기, 및일단과타단을구비하고일단이캐리어증폭기의출력에연결되는제1 전송선로를포함하며, 여기서제1 전송선로의특성임피던스는캐리어증폭기의제1 트랜지스터가최대효율을내는제1 임피던스의 2배로설정된다.

    클록 동기화된 고속 저전력 송수신기
    2.
    发明公开
    클록 동기화된 고속 저전력 송수신기 有权
    电力传输

    公开(公告)号:KR1020160091472A

    公开(公告)日:2016-08-03

    申请号:KR1020150011090

    申请日:2015-01-23

    CPC classification number: H04L7/04 H04L7/0008 H04L7/0041

    Abstract: 본발명은, 밀리미터주파수에데이터를포함하여전송하고, 별도의무선으로클록(clock) 신호를전송하며, 밀리미터데이터안테나와클록(clock)용안테나를함께구성하는듀얼밴드안테나구조를구비하여통신의효율성을높일수 있음은물론, 파워소모가높은 CDR 회로를제거하여파워효율을높이고, 송신단에서필요로하는코딩(coding)을제거하여보다고속통신이가능하도록하는송수신장치를제공할수 있게한다.

    Abstract translation: 本发明提供了一种收发器,其将数据传输到毫米频率,无线传输附加时钟信号,并且具有配置毫米数据天线的双频天线结构,其具有用于时钟的天线,从而不仅提高了通信效率,而且 通过去除具有高功耗的CDR电路来提高功率效率,并且通过去除传输终端中必需的编码便于高速通信。

    광대역 도허티 전력 증폭기
    3.
    发明公开
    광대역 도허티 전력 증폭기 有权
    宽带DOHERTY功率放大器

    公开(公告)号:KR1020160066593A

    公开(公告)日:2016-06-13

    申请号:KR1020140170298

    申请日:2014-12-02

    CPC classification number: H03F1/07 H03F3/60

    Abstract: 본발명은협대역문제를개선하여보다안정적인구조를갖는광대역도허티전력증폭기에관한것으로, 도허티전력증폭기는, 입력신호가입력되는입력단, 입력과출력을구비하고입력이입력단에연결되는캐리어증폭기, 및일단과타단을구비하고일단이캐리어증폭기의출력에연결되는제1 전송선로를포함하며, 여기서제1 전송선로의특성임피던스는캐리어증폭기의제1 트랜지스터가최대효율을내는제1 임피던스의 2배로설정된다.

    Abstract translation: 本发明涉及一种宽带Doherty功率放大器,其改善了窄带问题并且具有更稳定的结构。 多赫蒂功率放大器包括用于输入输入信号的输入端,载波放大器,其包括输入和输出,并且具有连接到输入端的输入端和第一传输线,该第一传输线包括一端和另一端, 一端连接到载波放大器的输出。 这里,为了最大化载波放大器的第一晶体管的效率,将第一传输线的特性阻抗设置为比第一阻抗高两倍。

    고 분해능 ADC를 위한 저잡음 비교기
    4.
    发明公开
    고 분해능 ADC를 위한 저잡음 비교기 有权
    用于高分辨率ADC的低噪声比较器

    公开(公告)号:KR1020140125491A

    公开(公告)日:2014-10-29

    申请号:KR1020130043303

    申请日:2013-04-19

    CPC classification number: H03K5/249

    Abstract: 고 분해능 ADC 등을 위한 저잡음 비교기가 제공된다. 본 발명의 실시예에 따른 비교기는, 신호를 입력받아 증폭시키는 입력부와 입력부에서 출력되는 신호에 대한 비교결과를 출력하는 출력부를 포함하고, 입력부와 출력부 중 적어도 하나에는, 입력 소자의 입력단에 인덕터가 연결된다. 이에 의해, Voltage Headroom에 관한 문제가 없는 인덕터를 이용하여 비교기 자체에서 이득값과 노이즈 성능을 동시에 충족시킬 수 있게 된다.

    Abstract translation: 提供了一种用于高分辨率ADC的低噪声比较器。 根据本发明的实施例的比较器包括:输入单元,用于接收和放大信号;以及输出单元,输出从输入单元输出的信号的比较结果。 电感器连接到输入单元和输出单元中的至少一个中的输入元件的输入端。 因此,没有关于电压余量的问题的电感器被用于满足比较器中的增益值和噪声性能。

    하모닉 제거 믹서 구조에 대한 부정합 보상 방법 및 이를 적용한 믹싱 장치
    5.
    发明公开
    하모닉 제거 믹서 구조에 대한 부정합 보상 방법 및 이를 적용한 믹싱 장치 有权
    谐波抑制混频器结构的误码校准方法及其使用的混合装置

    公开(公告)号:KR1020130116108A

    公开(公告)日:2013-10-23

    申请号:KR1020120038449

    申请日:2012-04-13

    Abstract: PURPOSE: A mismatch compensation method for a harmonic elimination mixer structure is provided to rapidly compensate for mismatch and to reduce calculation time for estimating the mismatch. CONSTITUTION: A mixing device comprises mixers (121, 122, 123, 124), analog-to-digital converts (ADC) (131, 132, 133, 134), a mismatch compensation unit (140), a selector (150), and a mismatch estimation unit (160). A mixer-1 (121) generates an I-signal. A mixer-2 (122) generates a P-signal. A mixer-3 (123) generates a Q-signal. A mixer-4 (124) generates an X-signal. An ADC-1 (131) executes A/D conversion for the I-signal. An ADC-2 (132) executes the A/D conversion for the P-signal. An ADC-3 (133) executes the A/D conversion for the Q-signal. An ADC-4 (134) executes the A/D conversion for the X-signal. The mismatch compensation unit outputs mismatch between the I-signal and the X-signal by compensating for the signal phase mismatch. A selection unit selects two signals outputted from the mixers and applies the two signals to the mismatch estimation unit. The mismatch estimation unit estimates the signal phase mismatch and signal size mismatch between the signals outputted from the mixer selected by the selection unit. [Reference numerals] (140) Mismatch compensation unit; (150) Selector; (160) Mismatch estimation unit

    Abstract translation: 目的:提供一种用于消除谐波混频器结构的失配补偿方法,以快速补偿不匹配,并减少估计失配的计算时间。 构成:混合装置包括混合器(121,122,123,124),模拟数字转换器(ADC)(131,132,133,134),失配补偿单元(140),选择器(150), 和不匹配估计单元(160)。 混频器-1(121)产生I信号。 混频器-2(122)产生P信号。 混频器-3(123)产生Q信号。 混频器-4(124)产生X信号。 ADC-1(131)对I信号执行A / D转换。 ADC-2(132)执行P信号的A / D转换。 ADC-3(133)执行Q信号的A / D转换。 ADC-4(134)执行X信号的A / D转换。 失配补偿单元通过补偿信号相位失配来输出I信号与X信号之间的失配。 选择单元选择从混频器输出的两个信号,并将这两个信号施加到失配估计单元。 失配估计单元估计从由选择单元选择的混合器输出的信号之间的信号相位失配和信号大小失配。 (附图标记)(140)不匹配补偿单元; (150)选择器; (160)不匹配估计单元

    본딩 와이어 임피던스 정합회로
    6.
    发明授权
    본딩 와이어 임피던스 정합회로 有权
    接线阻抗匹配电路

    公开(公告)号:KR101304316B1

    公开(公告)日:2013-09-11

    申请号:KR1020110135236

    申请日:2011-12-15

    CPC classification number: H03H7/38 H01P5/028

    Abstract: 임피던스 정합회로가 제공된다. 본 임피던스 정합회로는 유전체 기판의 내부에 배치되고 본딩 패드 영역과 전송 선로 일단의 영역에 겹쳐지도록 배치되는 트랜스포머(transformer)를 이용하여 임피던스 매칭을 할 수 있게 되어, 수~수십 μm의 얇은 전송선로 혹은 인덕턴스를 보상하기 위해 특수 설계된 안테나를 이용하지 않고, 원하는 주파수에서 신호를 최소한의 삽입손실로 보낼 수 있게 설계 되어 각종 밀리미터 대역에 적용할 수 있게 된다.

    클록 동기화된 고속 저전력 송수신기
    7.
    发明授权
    클록 동기화된 고속 저전력 송수신기 有权
    电力传输

    公开(公告)号:KR101664463B1

    公开(公告)日:2016-10-25

    申请号:KR1020150011090

    申请日:2015-01-23

    Abstract: 본발명은, 밀리미터주파수에데이터를포함하여전송하고, 별도의무선으로클록(clock) 신호를전송하며, 밀리미터데이터안테나와클록(clock)용안테나를함께구성하는듀얼밴드안테나구조를구비하여통신의효율성을높일수 있음은물론, 파워소모가높은 CDR 회로를제거하여파워효율을높이고, 송신단에서필요로하는코딩(coding)을제거하여보다고속통신이가능하도록하는송수신장치를제공할수 있게한다.

    밀리미터파 모듈레이션 장치
    8.
    发明公开
    밀리미터파 모듈레이션 장치 有权
    米勒波的调制装置

    公开(公告)号:KR1020160066592A

    公开(公告)日:2016-06-13

    申请号:KR1020140170297

    申请日:2014-12-02

    Abstract: 본발명은디지털데이터를밀리미터주파수대역의송신신호로변조할수 있는저전력고효율의밀리미터파모듈레이션장치에관한것으로, 밀리미터파모듈레이션장치는, 콘스턴트엔벨로프속성의변조를수행하며입력데이터의속도에따라제1 국부발진신호가고정되는변조부, 변조부의출력을위상천이하는위상시프터, 위상시프터의출력을증폭하는전력증폭기, 및전력증폭기의출력에연결되는안테나를포함한다.

    Abstract translation: 本发明涉及一种毫米波的低功率,高效率的调制装置,可以用毫米波段的发送信号调制数字数据。 毫米波的调制装置包括:调制部,其根据输入数据进行恒定包络特性的调制,固定第一本地振荡信号;移相器,其相位转换调制部的输出;功率放大器, 放大移相器的输出,以及连接到功率放大器的输出的天线。

    SR 래치의 준안정성 탐지 및 보정 회로
    9.
    发明授权
    SR 래치의 준안정성 탐지 및 보정 회로 有权
    用于设置复位锁定的可测性检测和校正电路

    公开(公告)号:KR101570112B1

    公开(公告)日:2015-11-19

    申请号:KR1020140133443

    申请日:2014-10-02

    CPC classification number: H03K5/22

    Abstract: 본발명은차동형태의레지스터인 SR 래치를이용하는축차비교형아날로그디지털변환기구조에서 SR 래치결정의준안정성을탐지하고보정하는 SR 래치의준안정성탐지및 보정회로에관한것으로, SR 래치의준안정성탐지및 보정회로는, 축차비교형아날로그디지털변환기의비교기후단에연결되는 SR 래치로부터의제1출력과제2출력, SR 래치를활성화하는인에이블신호및 비교기의기할당된비교동작시간의경과를알리는클럭을받는입력부와, 제1출력과제2출력이동일한값을가질때 제1출력또는제2출력에의해활성화되는래치출력탐지부와, 인에이블신호가활성화된상태에서클럭의에지트리거드에응답하여활성화되는비교기동작시간탐지부와, 래치출력탐지부의활성화상태와비교기동작시간탐지부의활성화상태에서플래그신호를출력하는출력부를포함한다.

    Abstract translation: 本发明涉及SR锁存器的亚稳态检测和校正电路,其使用作为差分寄存器的SR锁存器来检测和校正在逐次逼近型模拟数字转换器结构中SR锁存器判定的亚稳态。 SR锁存器的亚稳态检测和校正电路包括:接收第一输出和第二输出的输入部分,使能SR锁存器的使能信号以及通知来自所述SR锁存器的比较器之前分配的比较运算时间的时钟 SR锁存器连接到逐次逼近型模拟数字转换器的比较器的后部; 当第一输出和第二输出具有相等值时,由第一输出或第二输出使能的锁存器输出检测部分; 比较器运行时间检测部,其在使能信号使能的状态下响应于时钟的边沿触发信号而使能; 以及在闩锁输出检测部分和比较器操作时间检测部分被使能的状态下输出标志信号的输出部分。

    트랜스포머 기반 기생 캐패시터 보상 증폭기
    10.
    发明公开
    트랜스포머 기반 기생 캐패시터 보상 증폭기 有权
    基于变压器的放大电容补偿

    公开(公告)号:KR1020150068641A

    公开(公告)日:2015-06-22

    申请号:KR1020130154527

    申请日:2013-12-12

    Abstract: 트랜스포머기반기생캐패시터보상증폭기가제공된다. 본발명의실시예에따른증폭기는, 트랜스포머가커패시터를통해트랜지스터의드레인을게이트로피드백하는구조이다. 이에의해, 추가적인파워소모와노이즈증가없이고이득, 고선형성증폭기를설계할수 있고, 고주파증폭기설계에있어서유용한효과를나타낼수 있다.

    Abstract translation: 提供了一种基于变压器的寄生电容补偿放大器。 根据本发明的实施例的放大器具有这样的结构,其中变压器通过电容器将晶体管的漏极馈送到栅极。 因此,可以设计高产量和高线性放大器,而不需要额外的功耗和噪声。 可以有效地实现高频放大器的设计。

Patent Agency Ranking