-
公开(公告)号:KR100678342B1
公开(公告)日:2007-02-05
申请号:KR1020040100424
申请日:2004-12-02
Applicant: 전자부품연구원
IPC: G02B6/13
Abstract: 본 발명은 광도파로 소자 제조 방법에 관한 것으로, 광도파로 형상의 개구가 형성된 형틀판을 이용하여 광도파로 소자를 형성함으로써, 고가의 공정장비가 불필요하고, 공정이 간단하여 제조 경비를 절감하고 대량 생산할 수 있으며, 대면적의 광도파로 소자 제작이 가능하고 두께가 큰 광도파로를 쉽게 얻을 수 있는 효과가 있다.
광도파로, 소자, 개구, 형틀판-
公开(公告)号:KR1020060087030A
公开(公告)日:2006-08-02
申请号:KR1020050007718
申请日:2005-01-27
Applicant: 전자부품연구원
IPC: G02B6/02
CPC classification number: G02B6/12019 , G02B6/12011 , G02B2006/12038 , G02B2006/12069 , G02B2006/12173 , G02B2006/12176
Abstract: 본 발명은 온도 무의존성 어레이 도파로 회절격자에 관한 것으로, 코어 상부에 하부 클래드와 동일한 물질로 이루어진 상부 클래드를 증착하여 상기 상부 클래드로 코어를 보호함으로써, 종래에 코어와 폴리머가 접촉되어 발생되는 도파로 손실을 방지할 수 있는 효과가 있다.
온도, 무의존, 어레이, 도파로, 코어, 클래드, 동일물질-
公开(公告)号:KR100542476B1
公开(公告)日:2006-01-11
申请号:KR1020030061526
申请日:2003-09-03
Applicant: 전자부품연구원
IPC: G02B6/02
Abstract: 본 발명은 스트레스 인가에 의한 어레이 도파로 회절격자의 중심파장 보정 시스템 및 방법에 관한 것으로, 입력 도파로, 제 1 슬랩 도파로, 어레이 도파로, 제 2 슬랩 도파로와 출력 도파로가 순차적으로 연결된 어레이 도파로 회절격자 칩을 제 1 지그와 제 2 지그 사이에 삽입시키는 제 1 단계와; 상기 제1 슬랩 도파로 또는 상기 어레이 도파로 상부에 스트레스를 인가할 수 있는 보강판을 올려 놓고, 상기 보강판 상부에 상기 제2 지그를 관통하여 형성되어 있는 암나사와 결합되는 수나사를 위치시킨 후, 상기 제 2 지그 상부에서 수나사를 조임으로써, 상기 어레이 도파로 회절격자 칩의 제 1 슬랩 도파로 또는 어레이 도파로 상부에 기계적인 스트레스를 인가하여 어레이 도파로 회절격자에서 출력되는 광의 중심파장을 보정하는 제 2 단계로 구성된다.
따라서, 본 발명은 어레이 도파로 회절격자의 슬랩 도파로 상부 또는 어레이 도파로 상부에 기계적인 스트레스를 인가하여 출력광의 중심파장을 변화시킴으로서, 저가격화를 이룰 수 있으며, 기존에 중심파장을 보정하던 방법보다 넓은 파장범위 보정이 가능한 효과가 있다.
어레이, 도파로, 회절격자, 중심파장, 보정, 기계적-
14.
公开(公告)号:KR1020050024557A
公开(公告)日:2005-03-10
申请号:KR1020030061526
申请日:2003-09-03
Applicant: 전자부품연구원
IPC: G02B6/02
Abstract: PURPOSE: A system and a method for compensating a center wavelength of an arrayed waveguide grating by using stress application are provided to enlarge wavelength range to be compensated at lower cost by varying the center wavelength of an output light using mechanical stress applied on the waveguide. CONSTITUTION: First and second jigs(51,52) are implemented to be apart from each other. An arrayed waveguide grating chip is inserted to the space between the first and second jigs. A stress application member(60) includes a female bolt and a male bolt. The female bolt is formed inside a penetrating hole in the second jig. The male bolt is coupled with the female bolt. The stress application member applies a mechanical stress to the arrayed waveguide grating chip.
Abstract translation: 目的:通过使用应力应用来补偿阵列波导光栅的中心波长的系统和方法被提供以通过使用施加在波导上的机械应力改变输出光的中心波长来以更低的成本来扩大待补偿的波长范围。 构成:第一和第二夹具(51,52)被实现为彼此分开。 将阵列波导光栅芯片插入到第一和第二夹具之间的空间中。 应力施加构件(60)包括阴螺栓和阳螺栓。 阴螺栓形成在第二夹具的贯通孔的内部。 阳螺栓与阴螺栓连接。 应力施加构件对阵列波导光栅芯片施加机械应力。
-
公开(公告)号:KR100440763B1
公开(公告)日:2004-07-21
申请号:KR1020020021653
申请日:2002-04-19
Applicant: 전자부품연구원
IPC: G02B6/12
Abstract: PURPOSE: A light-wave circuit type gain flattening filter device and a fabricating method thereof are provided to fabricate plural elements on one wafer and enhance the productivity by using a PLC(Planar Light-wave Circuit) fabrication method. CONSTITUTION: A light-wave circuit type gain flattening filter device includes a substrate(20), a bottom clad layer(21), an upper clad layer(26), and a core layer(22'). The bottom clad layer(21) is formed on an upper portion of the substrate(20). The upper clad layer(26) is formed on an upper portion of the bottom clad layer(21). The core layer(22') is formed between the bottom clad layer(21) and the upper clad layer(26). A grating pattern is formed on the core layer(22'). The bottom clad layer(21) and the upper clad layer(26) are formed with high density SiO2 layers. The core layer(22') is formed with SiO2-GeO2 layer.
Abstract translation: 目的:提供一种光波电路型增益平坦滤波器装置及其制造方法,以在一个晶片上制造多个元件,并通过使用PLC(平面光波电路)制造方法提高生产率。 一种光波电路型增益平坦滤波器装置,其特征在于,包括基板(20),底部包层(21),上部包层(26)和芯层(22')。 底部包覆层(21)形成在基板(20)的上部。 上覆层(26)形成在下覆层(21)的上部。 芯层(22')形成在底部包覆层(21)和上部包覆层(26)之间。 光栅图案形成在芯层(22')上。 底部包层(21)和上部包层(26)由高密度SiO2层形成。 芯层(22')由SiO 2 -GeO 2层形成。
-
-
-
-