Viterbi 복호기의 ACS를 위한 메모리 최적 구조
    11.
    发明授权
    Viterbi 복호기의 ACS를 위한 메모리 최적 구조 失效
    在VITERBI解码器中ACS的存储器的最佳结构

    公开(公告)号:KR100148060B1

    公开(公告)日:1998-12-01

    申请号:KR1019950030652

    申请日:1995-09-19

    Abstract: 본 발명에서는 비터비 복호기의 주요부분의 하나인 ACS부의 설계에 관한 것으로 특히, 순환길쌈 부호화의 중요 관점인 구속장 K에 따라 변화하는 SMM(State Metric Memory)의 크기를 어드레싱 기법을 사용하여 최적화하기 위한 비터비(Viterbi) 복호기의 ACS를 위한 메모리 최적 구조에 관한 것이다.

    5바이트 신드롬 생성기를 이용한 비동기 전달 모드 셀 경계 식별 장치
    12.
    发明授权
    5바이트 신드롬 생성기를 이용한 비동기 전달 모드 셀 경계 식별 장치 失效
    ATM电池边界识别单元使用5BYTE SYNDROM发生器

    公开(公告)号:KR1019960007677B1

    公开(公告)日:1996-06-08

    申请号:KR1019930008511

    申请日:1993-05-18

    Abstract: The device for discriminating synchronous transfer mode cell boundary using a 5-byte syndrome generator includes: a HEC (Header Error Control) decoding means 10 for generating the syndrome for successive 5 byte data from byte data streams based on a syndrome load signal and a syndrome reset signal and an external input data, extracting the cell boundary, and correcting a single bit error in the cell header; an HEC state tracing means 30 for checking whether a mode set signal provided from the HEC decoding means 10 is in a tracing state, a semi-synchronous state, or a synchronous state; and an HEC driving means 20, for providing the syndrome load signal and the syndrome reset signal, providing the mode signal to the HEC state tracing means 30 and having a plurality of bits error detection, the HEC mode detection, an effective cell transferring functions.

    Abstract translation: 用于使用5字节校正子发生器鉴别同步传输模式信元边界的装置包括:HEC(报头错误控制)解码装置10,用于基于综合征负载信号和综合征产生来自字节数据流的连续5字节数据的校正子 复位信号和外部输入数据,提取单元边界,以及校正单元首标中的单个位错误; 用于检查从HEC解码装置10提供的模式设置信号是否处于跟踪状态,半同步状态或同步状态的HEC状态跟踪装置30; 以及HEC驱动装置20,用于提供综合征负载信号和校正子复位信号,向HEC状态跟踪装置30提供模式信号,并具有多个位错误检测,HEC模式检测,有效的小区传送功能。

Patent Agency Ranking