-
公开(公告)号:KR101313271B1
公开(公告)日:2013-09-30
申请号:KR1020090127318
申请日:2009-12-18
Applicant: 한국전자통신연구원
Inventor: 신은정
Abstract: 이웃 셀 수신신호 측정 방법 및 그 장치가 개시된다. 본 발명의 일 실시예에 따른 이웃 셀 수신신호 측정 방법은 적어도 하나의 이웃 셀 중에 측정 대상이 되는 적어도 하나의 타겟 셀을 선택하는 단계 및 선택된 적어도 하나의 타겟 셀로부터 수신된 신호의 세기 및 수신전력을 측정하는 단계를 포함한다.
서빙 셀, 이웃 셀, RSSI, RSRP-
公开(公告)号:KR1020100071199A
公开(公告)日:2010-06-29
申请号:KR1020080129831
申请日:2008-12-19
Applicant: 한국전자통신연구원
CPC classification number: H04B1/12 , H04B17/318 , H04L27/2647
Abstract: PURPOSE: A signal processing device and a method thereof are provided to improve automatic gain control performance about a lower link signal received to a packet unit. CONSTITUTION: A first measuring unit(120) measures RSSI(Received Signal Strength Indication) of a first signal which is received from an ADC(Analog to Digital Converter) in a time domain. The first measuring unit transmits the measured RSSI to a control unit(130). The control unit compares the RSSI of the first signal received from the first measuring unit with a first lookup table. The control unit measures a first automatic gain control coefficient corresponding to the first signal.
Abstract translation: 目的:提供信号处理装置及其方法,以提高关于接收到分组单元的较低链路信号的自动增益控制性能。 构成:第一测量单元(120)测量在时域中从ADC(模数转换器)接收的第一信号的RSSI(接收信号强度指示)。 第一测量单元将测量的RSSI传输到控制单元(130)。 控制单元将从第一测量单元接收的第一信号的RSSI与第一查找表进行比较。 控制单元测量对应于第一信号的第一自动增益控制系数。
-
公开(公告)号:KR100940872B1
公开(公告)日:2010-02-09
申请号:KR1020070130508
申请日:2007-12-13
IPC: H04B7/26
Abstract: 본 발명은 상향링크 수신단의 유효비트 제어에 적합한 자동 이득 제어 장치 및 그 방법에 관한 것이다. 본 발명에서는 기지국의 수신단에서 수신되는 상향링크 신호의 첫 번째 CP와 심볼의 평균 전력을 측정하여 해당 프레임의 이득 제어를 수행한다. 이득 제어를 위한 평균 전력 측정시 해당 CP와 심볼은 버퍼 내에 저장되고, 버퍼의 출력은 수신 모듈로 출력되지 않도록 경로 제어된다. 전력 측정부는 이득 제어기에서 출력되는 하나의 CP와 심볼에 대해 평균 전력을 측정하며, 측정된 평균 전력의 값에 해당하는 이득 제어 계수를 결정하여 이득 제어기의 이득을 제어한다. 이 때, 서브프레임이 상향링크 채널 추정용 심볼을 전송하는 경우에는 이득 제어 계수를 데이터 심볼만 전송하는 경우에 비해 작게 설정하여 이득 제어기에 의해 선택되는 유효 비트의 수가 작도록 제어한다. 그리고, 첫 번째 데이터 심볼에 대해서 다시 평균 전력을 측정하여 이득 제어를 수행한다. 본 발명에 따르면, 프레임 단위로 실시간 유효 비트를 변경시키면 기지국의 전력 제어에 의한 단말 송신 전력 제어시, 기지국 수신단에 기지국 수신 모듈에서 제어 할 수 있는 입력 비트 레벨을 넘는 경우 올 수 있는 성능 열화를 감쇠시킬 수 있다.
이득 제어, 상향링크, 이득 제어 계수, AGC, ADC-
公开(公告)号:KR100932277B1
公开(公告)日:2009-12-16
申请号:KR1020070132636
申请日:2007-12-17
Abstract: An apparatus and a method for receiving a random access channel of a communication system are provided to reduce time spent for processing an RACH preamble for initial sync between a base station and a terminal, thereby minimizing a response time required for the initial sync. The first radix-2 engine(222) computes partial signals among RACH(Random Access Channel) preamble signals. The first radix-2 engine computes the other partial signals. The first radix-4 engine group(224) comprises a plurality of first radix-4 engines computing the processed partial signals in parallel. The second radix-4 engine group(226) comprises a plurality of second radix-4 engines which parallel computes the other unprocessed partial signals. The first radix-3 engine(228) computes output of the second radix-4 engine group and the first radix-4 engine.
Abstract translation: 提供了一种用于接收通信系统的随机接入信道的设备和方法,以减少用于处理基站和终端之间的初始同步的RACH前导码所花费的时间,从而最小化初始同步所需的响应时间。 第一个基数2引擎(222)计算RACH(随机接入信道)前导码信号中的部分信号。 第一个radix-2引擎计算其他部分信号。 第一基4发动机组(224)包括并行计算经处理的部分信号的多个第一基4引擎。 第二基4发动机组(226)包括并行计算其他未处理的部分信号的多个第二基4发动机。 第一基数-3引擎(228)计算第二基数-4引擎组和第一基数-4引擎的输出。
-
公开(公告)号:KR100884382B1
公开(公告)日:2009-02-17
申请号:KR1020070073319
申请日:2007-07-23
Abstract: 프리앰블 생성 장치는 주파수 영역에서 시퀀스를 생성하고, 시퀀스를 푸리에 역변환하여 시간 영역에서 푸리에 역변환 신호를 생성하며, 푸리에 역변환 신호를 인터폴레이션하여 프리앰블을 생성한다. 이를 통해 큰 크기의 DFT/IDFT를 사용하지 않고 프리앰블을 생성할 수 있다.
프리앰블, 채널, 응답-
公开(公告)号:KR100874006B1
公开(公告)日:2008-12-17
申请号:KR1020070029130
申请日:2007-03-26
Applicant: 한국전자통신연구원
Abstract: A DFT(Discrete Fourier Transform) device and its control method are provided to process DFT input vectors of various resources while minimizing the amount of calculation of a multiplier by the size of DFTs. A stage memory(310) stores data of each user. An address calculator(320) designates the output of each data stored in the memory and generates cosine and sine coefficients. A cosine/sine signal generator(330) designates outputs of the cosine and sine coefficients. A multiplier(340) multiplies each data, which are outputted from the memory, and the cosine and sine coefficients designated by the cosine and sine signal generator. An adder(350) adds values multiplied by the multiplier. The address calculator designates the output order of the data stored in the memory according to an input address value, and outputs the data stored in the memory according to the designated order.
Abstract translation: 提供DFT(离散傅里叶变换)装置及其控制方法来处理各种资源的DFT输入向量,同时使乘法器的计算量最小化为DFT的大小。 舞台存储器(310)存储每个用户的数据。 地址计算器(320)指定存储在存储器中的每个数据的输出并产生余弦和正弦系数。 余弦/正弦信号发生器(330)指定余弦和正弦系数的输出。 乘法器(340)将从存储器输出的每个数据与由余弦和正弦信号发生器指定的余弦和正弦系数相乘。 加法器(350)将乘以乘法器的值相加。 地址计算器根据输入地址值指定存储在存储器中的数据的输出顺序,并根据指定顺序输出存储在存储器中的数据。
-
公开(公告)号:KR100600817B1
公开(公告)日:2006-07-18
申请号:KR1020040103767
申请日:2004-12-09
Applicant: 한국전자통신연구원
IPC: H04L7/02
CPC classification number: H04J3/0608
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 주기적 상관 관계의 특성을 이용한 타이밍 에러 검출 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 미드엠블 코드의 주기적 특성을 이용하는 다수의 사용자들의 타이밍 에러를 동시에 검출함으로써, 다수의 사용자 검출시 소요되는 탐색시간과 하드웨어 복잡도를 줄이기 위한 주기적 상관 관계의 특성을 이용한 타이밍 에러 검출 장치 및 그 방법을 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 주기적 상관 관계를 이용한 타이밍 에러 검출 장치에 있어서, 탐색 구간을 제어하기 위한 탐색구간 제어수단; 각 샘플별로 수신된 데이터가 미드엠블 계수와 상관 관계를 취하도록 타이밍 옵셋별로 구분하여 데이터를 저장하기 위한 데이터 저장수단; 기본적인 미드엠블을 기본 미드엠블 길이의 두배에 8칩 길이 만큼 확장시키기 위한 미드엠블 확장 생성수단; 상기 확장된 미드엠블로부터 매 쉬프트시 기본 미드엠블 길이 만큼의 미드엠블 테이터를 쉬프트시키기 위한 쉬프팅수단; 상기 데이터 저장수단으로부터 수신되는 미드엠블 값과 상기 쉬프팅수단으로부터 전달되는 미드엠블 값을 켤레복소수를 취하여 복소 곱셈하고, 곱셈된 값을 기본 미드엠블 길이 만큼 누적시키기 위한 누적수단; 상기 누적수단의 결과값을 실수, 허수값의 제곱의 합으로 계산하기 위한 합산수단; 상기 합산수단을 통해 전달되는 탐색 구간에 대한 코릴레이션 결과값에 대한 각 사용자별 수신신호와 미드엠블 패턴과의 상관 관계를 저장하기 위한 상관 관계 저장수단; 및 상기 상관 관계 저장수단을 통해 저장된 상관 관계의 특성에 따라, 각 구간별 최대 지점에서 한번의 쉬프트로 동시에 다수의 사용자의 타이밍 에러를 검출하기 위한 타이밍 에러 검출수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 주기적 상관기 등에 이용됨.
주기적, 상관 관계, 타이밍, 에러, 검출, 미드엠블, 쉬프터, 레지스터-
公开(公告)号:KR1020060065055A
公开(公告)日:2006-06-14
申请号:KR1020040103767
申请日:2004-12-09
Applicant: 한국전자통신연구원
IPC: H04L7/02
CPC classification number: H04J3/0608
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 주기적 상관 관계의 특성을 이용한 타이밍 에러 검출 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 미드엠블 코드의 주기적 특성을 이용하는 다수의 사용자들의 타이밍 에러를 동시에 검출함으로써, 다수의 사용자 검출시 소요되는 탐색시간과 하드웨어 복잡도를 줄이기 위한 주기적 상관 관계의 특성을 이용한 타이밍 에러 검출 장치 및 그 방법을 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 주기적 상관 관계를 이용한 타이밍 에러 검출 장치에 있어서, 탐색 구간을 제어하기 위한 탐색구간 제어수단; 각 샘플별로 수신된 데이터가 미드엠블 계수와 상관 관계를 취하도록 타이밍 옵셋별로 구분하여 데이터를 저장하기 위한 데이터 저장수단; 기본적인 미드엠블을 기본 미드엠블 길이의 두배에 8칩 길이 만큼 확장시키기 위한 미드엠블 확장 생성수단; 상기 확장된 미드엠블로부터 매 쉬프트시 기본 미드엠블 길이 만큼의 미드엠블 테이터를 쉬프트시키기 위한 쉬프팅수단; 상기 데이터 저장수단으로부터 수신되는 미드엠블 값과 상기 쉬프팅수단으로부터 전달되는 미드엠블 값을 켤레복소수를 취하여 복소 곱셈하고, 곱셈된 값을 기본 미드엠블 길이 만큼 누적시키기 위한 누적수단; 상기 누적수단의 결과값을 실수, 허수값의 제곱의 합으로 계산하기 위한 합산수단; 상기 합산수단을 통해 전달되는 탐색 구간에 대한 코릴레이션 결과값에 대한 각 사용자별 수신신호와 미드엠블 패턴과의 상관 관계를 저장하기 위한 상관 관계 저장수단; 및 상기 상관 관계 저장수단을 통해 저장된 상관 관계의 특성에 따라, 각 구간별 최대 지점에서 한번의 쉬프트로 동시에 다수의 사용자의 타이밍 에러를 검출하기 위한 타이밍 에러 검출수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 주기적 상관기 등에 이용됨.
주기적, 상관 관계, 타이밍, 에러, 검출, 미드엠블, 쉬프터, 레지스터-
19.
公开(公告)号:KR100585233B1
公开(公告)日:2006-06-01
申请号:KR1020040099144
申请日:2004-11-30
Applicant: 한국전자통신연구원
IPC: H04L27/26
Abstract: 본 발명은 OFDM 기반의 무선통신 시스템에 있어서, 이동국이 송신한 OFDM 기반의 MC-CDMA 레인징 신호를 기지국이 검출하는 방법 및 장치에 관한 것이다. 본 발명에 따른 기지국의 레인징 신호 검출 장치는, OFDM 기반의 무선통신 시스템에서 이동국이 송신한 MC-CDMA 레인징 신호를 기지국이 검출하는 장치에 있어서, 기지국 기준 시간 심볼 경계에서 시작해서 소정 샘플(W)의 탐색 구간만큼의 주기적 전치 부호 부분을 제거하는 CP 제거기; 상기 제거된 소정 샘플(W) 이후에 상기 N
FFT 개의 시간영역 샘플링 신호를 주파수 영역의 신호로 변환하는 퓨리에 변환기 블록; 및 상기 N
FFT 개의 시간영역 신호의 샘플을 퓨리에 변환하여 얻은 N
FFT 개의 주파수 영역의 신호 중에서 현재 심볼 구간의 레인징 부반송파에 해당하는 N
RAG 개의 주파수 영역 신호를 선택하는 레인징 복조 블록을 포함한다. 본 발명에 따르면, 기지국의 레인징 신호 검출기가 파일롯 또는 프리앰블이 없이도 이동국으로부터 수신된 레인징 신호를 코히런트하게 복조함으로써, 종래의 방식에 비해 시스템 용량을 증대시킬 수 있고, 또한, 고속 이동 환경에서도 레인징 신호 검출 성능을 향상시킬 수 있다.
OFDM, 레인징, 코히런트 복조, MC-CDMA, 코히런트 컴바이너Abstract translation: 本发明涉及用于在基于OFDM的无线通信系统中检测由移动台发送的基于OFDM的MC-CDMA测距信号的方法和设备。 根据本发明的用于检测基站的测距信号的装置是一种用于检测由基于OFDM的无线通信系统中的移动台发送的MC-CDMA测距信号的装置,所述装置包括: W) 在去除的预定样品(W)之后,N
-
公开(公告)号:KR1020050063018A
公开(公告)日:2005-06-28
申请号:KR1020030094070
申请日:2003-12-19
Applicant: 한국전자통신연구원
IPC: H04L7/02
Abstract: 본 발명은 버스트 신호 검출 장치 및 그 방법에 관한 것이다. 이 장치는 프레임의 시작 부분에 프리앰블을 추가하여 전송하는 버스트 신호를 검출하는 버스트 검출 장치로서, 상관부 및 버스트 지시부를 포함한다. 상관부는 수신 신호 및 공액(conjugate)된 프리앰블 패턴을 서로 상관시키고, 버스트 지시부는 상관부의 상관 결과값에 따라 버스트 신호의 존재 유무 및 시작점을 검출한다. 본 발명에 따르면, 실시간으로 버스트 신호를 검출하는 회로의 취약점인 계산량을 줄일 수 있고, 버스트 신호의 판단 유무 방법 및 시작점을 검출할 수 있다.
-
-
-
-
-
-
-
-
-