-
-
公开(公告)号:KR100601043B1
公开(公告)日:2006-07-14
申请号:KR1020030080076
申请日:2003-11-13
Applicant: 한국전자통신연구원
IPC: H04L12/771 , H04L12/851 , H04L12/741
CPC classification number: H04L47/10 , H04L47/34 , H04L47/36 , H04L47/50 , H04L47/621 , H04L47/6215 , H04L47/6225 , H04L47/624
Abstract: 패킷을 스케줄링하는 라우터 및 그 방법이 개시된다. 스트림 분류부는 외부로부터 수신한 패킷의 헤더정보를 기초로 패킷의 스트림 ID를 결정하고, 패킷을 각 스트림 ID별로 구분하여 출력한다. 순번할당부는 각 스트림 ID별로 구분하여 출력되는 패킷에 순번(sequence number)을 할당하고, 패킷의 길이(length)를 기초로 패킷을 일반패킷(general packet) 및 점보패킷(jumbo packet)으로 분류한다. 버퍼부는 일반패킷을 저장하는 제1버퍼 및 점보패킷을 저장하는 제2버퍼를 각 스트림 ID 마다 할당한다. 스케줄러는 각 스트림 ID의 제1버퍼에 저장된 일반패킷에 각 스트림 ID의 제2버퍼에 저장된 점보패킷보다 서비스 우선순위(priority)를 부여한다. 순서관리부는 동일한 스트림 ID에 속하는 패킷들의 출력순서를 순번할당부에 의해 할당된 순번을 기초로 보정한다. 이로써, 길이가 긴 점보패킷에 의해 라우터에서 발생하는 전달지연을 방지하고 VoIP같은 전달 지연에 민감한 서비스의 질을 보장할 수 있다.
스트림 ID, 점보패킷, 순번(sequence number)-
公开(公告)号:KR100441882B1
公开(公告)日:2004-07-27
申请号:KR1020020018219
申请日:2002-04-03
Applicant: 한국전자통신연구원
IPC: H04L12/935 , H04L12/771
Abstract: PURPOSE: A packet processor for supporting a CSIX-L1(Common Switch Interface Specification-Level 1) interface is provided so as to be compatible with a switch fabric manufactured by another company. CONSTITUTION: A packet processor(300k) for supporting a CSIX-L1 interface consists of a lookup processor(320) and a traffic processor(340). The lookup processor(320) executes the discrimination of packet types and the determination of output ports. The traffic processor(340) provides an interface function to a switch fabric, and manages traffics according to output switch ports. The lookup processor(320) is divided into a data transmitting part and a data receiving part according to packet transfer directions. The data receiving part, composed of an input interface circuit(321), an input parsing part(322), an input search part(323), and an input modification part(324), receives packets from a physical link interface part and transfers them to the traffic processor(340). The data transmitting part, composed of an output interface part, transfers packets, transferred from the traffic processor(340), to the physical link interface part.
Abstract translation: 目的:提供用于支持CSIX-L1(通用交换机接口规范-1级)接口的分组处理器,以便与另一公司制造的交换机结构兼容。 构成:用于支持CSIX-L1接口的分组处理器(300k)由查找处理器(320)和业务处理器(340)组成。 查找处理器(320)执行分组类型的判别和输出端口的确定。 业务处理器(340)向交换结构提供接口功能,并根据输出交换端口管理业务。 查找处理器(320)根据分组传送方向被划分成数据发送部分和数据接收部分。 由输入接口电路(321),输入解析部分(322),输入搜索部分(323)和输入修改部分(324)组成的数据接收部分从物理链路接口部分接收分组并传送 他们到交通处理器(340)。 由输出接口部分组成的数据传输部分将从业务处理器(340)传输的分组传输到物理链路接口部分。
-
14.
公开(公告)号:KR100416505B1
公开(公告)日:2004-01-31
申请号:KR1020010085841
申请日:2001-12-27
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: PURPOSE: A router system using a CSIX(Common Switch Interface Specification) interface and an IP packet processing method in the router system are provided to supply a C frame format displaying a start and an end of an IP packet by using a header area, and to convert the received IP packet into the C frame so as to transmit the IP packet to a destination. CONSTITUTION: A basic header field comprises a ready field(200) indicating whether packet reception is available or not, a type field(210) displaying identification data for identifying a type of a C frame, a CR field(220) indicating whether transmission is held or not, a P field(230) for data defined by a user, and a payload length field(240) displaying the length of a payload field(260) for data on actually transmitted information. An extension header field(250) is for data respectively defined according to the type of the C frame. And the payload field(260) displays the data including the actually transmitted information.
Abstract translation: 目的:提供在路由器系统中使用CSIX(通用交换机接口规范)接口和IP分组处理方法的路由器系统,以通过使用报头区域提供显示IP分组的开始和结束的C帧格式,以及 将接收到的IP数据包转换成C帧,以便将IP数据包发送到目的地。 组成:基本头部字段包括指示分组接收是否可用的准备字段(200),显示用于识别C帧类型的识别数据的类型字段(210),指示传输是否为 (230),以及显示有效载荷字段(260)的长度的有效载荷长度字段(240),用于关于实际传送的信息的数据。 扩展报头字段(250)用于根据C帧的类型分别定义的数据。 并且有效载荷字段(260)显示包括实际发送的信息的数据。
-
公开(公告)号:KR100413528B1
公开(公告)日:2004-01-03
申请号:KR1020010075275
申请日:2001-11-30
Applicant: 한국전자통신연구원
IPC: H04L12/28
CPC classification number: H04L45/00 , H04L45/54 , H04L45/7453 , H04L45/7457
Abstract: A method for managing a content addressable memory (CAM) look-up table using the longest prefix matching (LPM) is provided. The method includes providing a pair of pointers per every band of data having the same prefix in length, wherein one of the pair of pointers stores the address of data having the lowest address in each band of data, and the other pointer of the pair of pointers stores the next higher address of data having the highest address in each band of data; and making a space in which data is to be added in the CAM look-up table by moving data having the addresses stored in the pair of pointers provided per each band of data that has a shorter prefix length than the prefix length of the data to be added, when data is added to the CAM look-up table. According to the method, it is possible to easily and efficiently add new data into the look-up table of the CAM.
Abstract translation: 提供了一种使用最长前缀匹配(LPM)来管理内容可寻址存储器(CAM)查找表的方法。 该方法包括为每个具有相同前缀长度的数据带提供一对指针,其中该对指针中的一个指针存储每个数据带中具有最低地址的数据的地址,并且该对指针中的另一指针 指针存储每个数据带中具有最高地址的数据的下一个较高地址; 以及通过将具有存储在每个具有比数据的前缀长度更短的前缀长度的每个数据带提供的指针对中的地址的数据移动到CAM查找表中来在CAM查找表中创建数据添加到的空间 当数据被添加到CAM查找表中时被添加。 根据该方法,可以容易且有效地将新数据添加到CAM的查找表中。
-
公开(公告)号:KR100152229B1
公开(公告)日:1998-11-02
申请号:KR1019950053184
申请日:1995-12-21
IPC: H04L12/26
Abstract: 본 발명은 시스템의 이중화를 위한 저가형 이중화 노드에 관한 것으로서, 두개의 수신 데이타 중 하나를 선택하기 위한 선택 신호를 출력하는 선택제어회로(30); 선택 신호에 의하여 두개의 입력 데이타 중 하나를 선택하는 선택수단(31); 상기 선택수단(31)의 출력을 입력받아 클럭 및 데이타를 추출하여 출력하고, 입력된 데이타를 두개의 노드로 출력하고, 송수신 데이타의 에러가 발생시 송수신경보 표시신호 출력하는 물리링크 정합소자 수단(32); 입력된 데이타를 분류하고 교환하여 출력하는 데이타 처리수단(33); 주기적으로 노드기능 상태신호를 대응노드에 출력하고, 자체노드의 특정 패턴 신호를 출력하고, 활성요구 제어신호를 생성하여 출력하는 제어수단(35); 대응노드 기능고장 표시신호와 자체노드의 기능고장 표시신호를 출력하는 기능감시 수단(36); 노드의 상태를 결정하여 노드상태 표시신호를 출력하는 상태신호 발생수단(37); 및 선로상태 표시신호를 대응노드에 출력하는 선로고장 식별수단(34)을 구비하여 ATM 교환 시스템에 순환자동 절체방법을 적용하여 동작중인 시스템의 일부분에 고장이 발생되면 대기중인 정상적인 부분이 자동으로 대체되도록 하여 신뢰성을 증가시키고, 물리링크 정합소자의 갯수를 절반만으로 줄여 ATM 교환 시스템의 가격과 크기를 줄이는 효과가 있다.
-
公开(公告)号:KR1019950005939B1
公开(公告)日:1995-06-07
申请号:KR1019920021402
申请日:1992-11-13
IPC: H04L1/00
Abstract: In the ATM(Asynchronous Transfer Mode) physical layer, the method processes the error correction and error type identification of ATM cell header. The error type identifies that error is correctable or uncorrectable. The method employs a control block(1) that provides the time information, an error identification block(2) that outputs the error identification number, a buffer(3), a verification block(4) and an error correction block(5).
Abstract translation: 在ATM(异步传输模式)物理层中,该方法处理ATM信元报头的纠错和错误类型识别。 错误类型标识该错误是可纠正或不可纠正的。 该方法采用提供时间信息的控制块(1),输出错误识别号码的错误识别块(2),缓冲器(3),验证块(4)和纠错块(5)。
-
-
公开(公告)号:KR1019940023094A
公开(公告)日:1994-10-22
申请号:KR1019930004205
申请日:1993-03-18
IPC: H04L12/28
Abstract: 본 발명은 CCITT 1.432에 규정된 SDH 기반 ATM 물리계층을 위한 병렬 자기동기 역혼화 회로에 관한 것으로, 전송 매체로 부터 데이타를 수신하는 선로 정합부(11)와, 상기 선로 정합부(11)에서 수신된 데이타로 부터 ATM 셀을 추출하기 위한 프레임 처리부(12)와, 상기 프레임 처리부(12)에 연결되어 ATM셀 헤더의 에러를 검출하고 교정하는 헤더 에러 처리부(13)와, 상기 프레임 처리부(12)에 연결되고, 혼화되어 있는 셀의 사용자 정보를 역혼화하기 위한 역혼화부(14)와, 상기 역혼화부(14)와, 상기 헤더 에러 처리부(13)를 통해 수신된 ATM셀을 ATM계층으로 전달하기 위한 ATM계층 정합부(15)로 구성된 SDH 기반 ATM물리계층 수신수단에 적용되는 역혼화부(14)에 있어서; 클럭을 일입력으로 하고 데이타 천이 역혼화 가능신호(DSCENA)를 타입력으로 하여 논리곱 연산하는 앤드수단(14), ATM셀인 1옥텟의 정보를 병렬로 전송하기 위한 병렬 입력 라인수단(A7~A0), 초기치를 모두 '0'으로 하기 위한 클리어 신호를 클리어 단자로 입력받고, 상기 앤드 수단(14)으로 부터의 출력신호를 클럭단자로 입력받으며, 전송 데이타의 상기 병렬 입력라인 수단(A0~A7)으로 부터 ATM셀인 입력신호를 입력단자(D7~D0)로 입력받는 데이타 저장수단(11), 상기 데이타 저장수단(11)의 출력을 일입력으로 받고 상기 DSCENA신호를 타입력으로 하는 제어수단(12), 상기 제어수단(12)으로 부터의 출력을 일입역으로 하고 상기 병렬 입력라인 수단(A7~A0)을 타입력으로 하여 1옥텟의 최종 출력신호(B7~B0)를 내는 연산수단(13)을 구비하고 있는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-