EQUIPEMENT POUR SERINGUE DE PROJECTION DE MELANGES DE FLUIDES, UTILISEE EN PARTICULIER EN ART DENTAIRE

    公开(公告)号:CA2091889C

    公开(公告)日:2003-12-02

    申请号:CA2091889

    申请日:1991-09-17

    Abstract: L'équipement est constitué, d'une part, d'un adaptateur métallique (2) présentant une extrémité amont (10) connectable à la seringue et une extrémité aval (9) connectable à une canule (1) jetable, ladite canule (1) définissant au moins deux canaux (5,6) de distribution de fluide et ledit adaptateur (2) comportant un nombre correspondant de canaux d'alimentation (18, 19) pouvant être mis en relation de communication de fluide avec lesdits canaux de distribution (5, 6). Selon l'invention, la canule (1) est en matière plastique moulée, les canaux de distribution (5,6) sont de section constante au moins sur la quasi totalité de leur longueur et des embouts tubulaires (25, 26), connectés auxdits canaux d'alimentation (18, 19), font saillie depuis la face d'extrémité aval (37) dudit adaptateur (2), la position relative et les dimensions desdits embouts tubulaires (25,26) étant telles qu'ils sont adaptés à être reçus, chacun, dans l'extrémité amont d'un canal de distribution (5, 6).

    REGULATION D'UNE ALIMENTATION A DECOUPAGE

    公开(公告)号:FR2874138A1

    公开(公告)日:2006-02-10

    申请号:FR0451806

    申请日:2004-08-06

    Inventor: BAILLY ALAIN

    Abstract: L'invention concerne un circuit (30) de détection d'une surcharge dans une charge alimentée par une alimentation à découpage, comprenant : un premier comparateur (25) d'une première tension fonction de la tension d'alimentation de la charge par rapport à un premier seuil (VFB) , fournissant un signal (CT) de régulation à un générateur (6) d'impulsions de commande de l'alimentation à découpage ; un deuxième comparateur (31) d'une deuxième tension par rapport à un deuxième seuil (VOVL) , fournissant un signal (OVL) indicateur de la présence d'une surcharge ; et des moyens (C33, 34, 35, M35) pour asservir ladite deuxième tension sur un troisième seuil (VINI) inférieur au deuxième et supérieur au premier, et pour désactiver le deuxième comparateur tant que cet asservissement est maintenu.

    18.
    发明专利
    未知

    公开(公告)号:DE69718388D1

    公开(公告)日:2003-02-20

    申请号:DE69718388

    申请日:1997-07-24

    Abstract: The supply unit is designed to supply a first high voltage and a second low voltage. The source for the first voltage includes a first capacitor(C1;C2) which receives a voltage from a rectifier. The first capacitor is connected in series with a DC low voltage source including in parallel: - a first diode(Da) in series with a second capacitor(Ca), - a rectifier(D) of opposite polarity to that of the first diode, and, - a voltage limiter(12) of the feedback type, the terminals(B,G) of the DC low voltage source correspond to the terminals of the second capacitor. The voltage limiter consists of a thyristor(Th) whose trigger and anode are connected by a Zener diode(Z). The unit also uses a current limiter(R) in series with the voltages sources.

    Integrated error amplifier comprising operational amplifier with active load and resistive-capacitive network, for provision of analogue control signal

    公开(公告)号:FR2815196A1

    公开(公告)日:2002-04-12

    申请号:FR0012809

    申请日:2000-10-06

    Abstract: The error amplifier comprises an operational amplifier (1') whose output controls an active load (10), which is a MOS transistor, for discharging a resistive-capacitive network (R4,C4) connected to a reference-current (Iref) source (12), and resistors (R5,R6) connected so to recopy the reference current into an input resistor (R). The input node (6') receives a measured or controlled signal (Vreg), and the error signal (Ve) is available on the nodes of the resistive-capacitive network. The transfer function is tuned by the resistive and capacitive values (R4,C4). The inputs of operational amplifier are each connected by a resistor (R5,R6) to a reference potential, which is the ground node (7) potential. The first power node (11) of active load is also the output node and is connected by the intermediary of the reference-current source (12) to the supply voltage (Vdd), and the second power node (13) is connected to one input of the operational amplifier; the other input is connected to the anode (4') dividing the input voltage according to the values of resistances (R,R6). The resistive-capacitive network comprises a resistor (R4) connected in parallel with a capacitor (C4) between the output node and the ground. The error amplifier is implemented in the form of an integrated circuit wherein all resistances and capacitances are integrated with the operational amplifier except the input resistor (R).

Patent Agency Ranking