电子部件
    15.
    发明授权

    公开(公告)号:CN108695038B

    公开(公告)日:2021-10-12

    申请号:CN201810270059.0

    申请日:2018-03-29

    Abstract: 本发明的电子部件包括素体、安装用导体和镀敷电极层,素体具有设置有第一凹部的第一外表面,安装用导体具有第一导体部分,第一导体部分在第一凹部内配置、包括与第一凹部的底面相对的第一面和与第一面相对的第二面,镀敷电极层具有覆盖第二面的第一镀敷部分,第二面具有以与第一外表面相比凹向第一凹部的底面侧的方式、相对于第一外表面倾斜的第一倾斜面。

    叠层型电子部件及其制造方法

    公开(公告)号:CN101047066B

    公开(公告)日:2010-06-09

    申请号:CN200710092136.X

    申请日:2007-04-02

    CPC classification number: H01G4/0085 H01G4/1227 H01G4/30

    Abstract: 本发明提供一种制造具有交替叠层了电介质层(2)和内部电极层(3)的元件本体(10)的叠层型电子部件的方法,所述电介质层(2)使用电介质糊料而形成,所述内部电极层(3)使用导电性糊料而形成。其中,在向导电性糊料中添加导电性粒子和共材料粒子时,用于形成位于叠层方向最外侧的内部电极层(3a)的导电性糊料所含的共材料添加量比用于形成位于叠层方向中央的上述内部电极层的上述导电性糊料所含的共材料添加量多。

    叠层型电子部件及其制造方法

    公开(公告)号:CN101047066A

    公开(公告)日:2007-10-03

    申请号:CN200710092136.X

    申请日:2007-04-02

    CPC classification number: H01G4/0085 H01G4/1227 H01G4/30

    Abstract: 本发明提供一种制造具有交替叠层了电介质层(2)和内部电极层(3)的元件本体(10)的叠层型电子部件的方法,所述电介质层(2)使用电介质糊料而形成,所述内部电极层(3)使用导电性糊料而形成。其中,在向导电性糊料中添加导电性粒子和共材料粒子时,用于形成位于叠层方向最外侧的内部电极层(3a)的导电性糊料所含的共材料添加量比用于形成位于叠层方向中央的上述内部电极层的上述导电性糊料所含的共材料添加量多。

Patent Agency Ranking